基于FPGA的音阶识别系统的设计与实现
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-14页 |
·语音识别系统概述 | 第10-11页 |
·电子设计自动化(EDA)技术及其发展 | 第11-12页 |
·EDA 技术及其发展 | 第11-12页 |
·EDA 技术实现目标与技术优势 | 第12页 |
·音阶识别系统的应用 | 第12-13页 |
·研究的主要工作 | 第13页 |
·本章小结 | 第13-14页 |
第2章 系统的硬件设计 | 第14-23页 |
·系统的整体设计 | 第14-15页 |
·音阶信号检测系统 | 第15-19页 |
·音频解码器的原理 | 第15-17页 |
·音阶信号的数字化 | 第17-18页 |
·音阶信号的预处理 | 第18-19页 |
·端点检测 | 第19页 |
·音阶信号识别系统 | 第19-22页 |
·电源电路 | 第19-20页 |
·显示模块电路 | 第20-21页 |
·USB BLASTER 电路 | 第21-22页 |
·时钟电路 | 第22页 |
·本章小结 | 第22-23页 |
第3章 系统的软件设计 | 第23-41页 |
·数字频率计的工作原理 | 第23-24页 |
·频率的测量方法及误差分析 | 第24-26页 |
·几种常用的频率测量方法 | 第24页 |
·等精度频率测量法 | 第24-26页 |
·误差分析 | 第26页 |
·Quartus II 开发环境简介 | 第26-32页 |
·顶层电路与原理 | 第32-33页 |
·基本模块设计 | 第33-40页 |
·信号源模块 | 第33-34页 |
·分频器模块 | 第34-35页 |
·测频控制信号发生器模块 | 第35-36页 |
·有时钟使能的十进制计数器模块 | 第36-37页 |
·锁存器模块 | 第37-38页 |
·显示模块 | 第38-39页 |
·各个音阶与频率的关系 | 第39-40页 |
·本章小结 | 第40-41页 |
第4章 实验数据处理 | 第41-43页 |
·实验数据处理 | 第41页 |
·本章小结 | 第41-43页 |
第5章 总结与展望 | 第43-45页 |
·工作总结 | 第43页 |
·系统展望 | 第43-45页 |
参考文献 | 第45-48页 |
附录 | 第48-58页 |
附录一 信号源模块源程序 | 第48-49页 |
附录二 分频器源程序 | 第49-51页 |
附录三 测频控制信号发生器源程序 | 第51-53页 |
附录四 锁存器源程序 | 第53-54页 |
附录五 有时钟使能的十进制计数器的源程序 | 第54-56页 |
附录六 显示模块源程序 | 第56-58页 |
作者简介 | 第58-59页 |
致谢 | 第59页 |