CORDIC算法的优化研究及其硬件实现
摘要 | 第1-6页 |
Abstract | 第6-8页 |
目录 | 第8-10页 |
插图索引 | 第10-11页 |
附表索引 | 第11-12页 |
第1章 绪论 | 第12-20页 |
·论文工作背景 | 第12-14页 |
·选题背景 | 第12页 |
·研究意义 | 第12-14页 |
·研究目的 | 第14页 |
·CORDIC 算法优化研究现状 | 第14-17页 |
·有缩放因子 CORDIC 算法研究现状 | 第15-16页 |
·免缩放因子 CORDIC 算法研究现状 | 第16-17页 |
·CORDIC 算法存在的主要问题 | 第17页 |
·本文主要工作及章节安排 | 第17-19页 |
·本章小结 | 第19-20页 |
第2章 相关研究 | 第20-31页 |
·CORDIC 算法原理 | 第20-24页 |
·CORDIC 算法旋转原理 | 第20-22页 |
·CORDIC 算法工作模式 | 第22-23页 |
·统一的 CORDIC 算法 | 第23-24页 |
·角度编码 CORDIC 算法基本原理 | 第24-25页 |
·免缩放因子 CORDIC 算法基本原理 | 第25-27页 |
·FPGA 设计原则 | 第27-29页 |
·ASIC 设计简介 | 第29页 |
·本章小结 | 第29-31页 |
第3章 改进的角度编码 CORDIC 算法 | 第31-38页 |
·引言 | 第31页 |
·角度选择函数的改进方案 | 第31-36页 |
·剩余角区间划分 | 第31-32页 |
·角度重编码机制 | 第32-34页 |
·剩余角映射机制 | 第34-36页 |
·算法的硬件实现 | 第36-37页 |
·本章小结 | 第37-38页 |
第4章 免缩放因子双步旋转 CORDIC 算法 | 第38-49页 |
·引言 | 第38页 |
·免缩放因子 CORDIC 算法改进方案 | 第38-43页 |
·区间折叠技术 | 第38-42页 |
·双步旋转机制 | 第42-43页 |
·算法硬件实现的关键问题 | 第43-48页 |
·区间折叠技术的硬件实现 | 第43-46页 |
·双步旋转的硬件实现 | 第46-47页 |
·优化后 CORDIC 算法硬件实现 | 第47-48页 |
·本章小结 | 第48-49页 |
第5章 算法验证与性能分析 | 第49-61页 |
·引言 | 第49页 |
·实验平台与算法性能评价方法 | 第49-50页 |
·实验平台 | 第49页 |
·算法性能评价方法 | 第49-50页 |
·改进的角度编码 CORDIC 算法性能分析 | 第50-55页 |
·面积消耗 | 第50-51页 |
·延时分析 | 第51页 |
·迭代次数分析 | 第51-53页 |
·精度分析 | 第53-54页 |
·实验结论 | 第54-55页 |
·免缩放因子双步旋转 CORDIC 算法性能分析 | 第55-59页 |
·面积消耗 | 第55页 |
·迭代次数消耗 | 第55-56页 |
·精度分析 | 第56-58页 |
·实验结论 | 第58-59页 |
·不同 CORDIC 算法对比分析 | 第59-60页 |
·本章小结 | 第60-61页 |
结论 | 第61-63页 |
参考文献 | 第63-67页 |
附录 A 攻读硕士学位期间发表论文及申请专利目录 | 第67-68页 |
附录 B 攻读学位期间所参加的科研项目目录 | 第68-69页 |
致谢 | 第69页 |