| 致谢 | 第1-5页 |
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-9页 |
| 图表目录 | 第9-11页 |
| 1 绪论 | 第11-16页 |
| ·研究背景 | 第11-12页 |
| ·IRIG-B 码产生器国内外发展现状 | 第12-13页 |
| ·研究目的和意义 | 第13-14页 |
| ·IRIG-B 码产生器的相关技术指标 | 第14-16页 |
| 2 IRIG-B 码和 IRIG-B 码产生器设计平台 | 第16-26页 |
| ·IRIG 时间码 | 第16-17页 |
| ·IRIG-B 时间码 | 第17-18页 |
| ·IRIG-B 码的编码格式 | 第18-19页 |
| ·IRIG-B 码接口终端和电平标准 | 第19页 |
| ·IRIG-B 码产生器的设计平台 | 第19-26页 |
| ·ARM 开发 | 第19-21页 |
| ·FPGA 开发 | 第21-26页 |
| 3 IRIG-B 码产生器设计原理和设计方案 | 第26-34页 |
| ·IRIG-B 码产生器的工作原理 | 第26-28页 |
| ·IRIG-B 码产生器的设计方案 | 第28-29页 |
| ·IRIG-B 码产生器设计中的关键技术 | 第29-34页 |
| ·IRIG-B 直流码的时间同步 | 第29-31页 |
| ·IRIG-B 交流码调制 | 第31-34页 |
| 4 IRIG-B 码产生器的实现 | 第34-48页 |
| ·IRIG-B 码产生器主要器件选型 | 第34-37页 |
| ·微控制器选型 | 第34-35页 |
| ·FPGA 选型 | 第35-36页 |
| ·DAC 选型 DAC8311 | 第36页 |
| ·运放芯片 AD8601 | 第36页 |
| ·RS422 芯片 AM26C31 | 第36页 |
| ·输出驱动芯片 SN54128 | 第36-37页 |
| ·PCB 原理图设计 | 第37-43页 |
| ·硬件原理图 | 第37-43页 |
| ·FPGA 设计仿真图和示意图 | 第43-48页 |
| 5 总结与展望 | 第48-50页 |
| ·IRIG-B 码产生器设计总结 | 第48页 |
| ·IRIG-B 码产生器的技术发展 | 第48-49页 |
| ·工作小结 | 第49-50页 |
| 参考文献 | 第50-52页 |
| 附录 | 第52-54页 |
| 作者简介及在学期间发表的学术论文与研究成果 | 第54页 |