一种基于FPGA的雷达数字信号处理机设计
摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-18页 |
·课题研究的背景及意义 | 第12-13页 |
·研究现状及发展趋势 | 第13-17页 |
·论文的主要内容 | 第17-18页 |
第二章 系统总体设计 | 第18-29页 |
·系统需求分析 | 第18-25页 |
·系统总体设计 | 第25-28页 |
·系统工作流程 | 第26-27页 |
·系统硬件总体设计 | 第27-28页 |
·本章小结 | 第28-29页 |
第三章 系统硬件设计 | 第29-56页 |
·基带信号产生模块设计 | 第29-34页 |
·数模转换模块(DAC)设计 | 第31-32页 |
·后端信号驱动及滤波电路设计 | 第32-34页 |
·回波信号采集模块设计 | 第34-40页 |
·模数转换模块(ADC)设计 | 第34-36页 |
·前端信号调理电路设计 | 第36-40页 |
·信号处理与控制模块设计 | 第40-45页 |
·FPGA 设计 | 第40-45页 |
·IO 缓冲器设计 | 第45页 |
·时钟模块设计 | 第45-47页 |
·ADC 时钟的常见设计方式 | 第45-46页 |
·AD9517 时钟电路设计 | 第46-47页 |
·电源模块设计 | 第47-50页 |
·PCB 制板 | 第50-55页 |
·层的设置 | 第50-51页 |
·阻抗控制 | 第51-53页 |
·关键电路模块处理 | 第53-55页 |
·本章小结 | 第55-56页 |
第四章 系统性能测试 | 第56-71页 |
·系统功能验证 | 第56-67页 |
·系统功能验证平台 | 第56-57页 |
·功能验证平台搭建 | 第57-63页 |
·验证平台测试结果 | 第63-67页 |
·实测数据验证 | 第67-70页 |
·实测验证平台 | 第67-68页 |
·实测数据结果 | 第68页 |
·测试结果对比分析 | 第68-70页 |
·本章小结 | 第70-71页 |
结束语 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-76页 |
作者在学期间取得的学术成果 | 第76页 |