8086微处理器IP软核设计技术的研究
摘要 | 第1-6页 |
Abstract | 第6-7页 |
致谢 | 第7-13页 |
第一章 绪论 | 第13-18页 |
·课题研究背景 | 第13-15页 |
·快速发展的微电子学科 | 第13页 |
·微处理器的发展状况 | 第13-14页 |
·SoC设计与IP标准化 | 第14-15页 |
·课题意义、研究内容 | 第15-16页 |
·课题意义 | 第15-16页 |
·课题研究内容 | 第16页 |
·论文结构 | 第16-18页 |
第二章 HGD 8086 IP软核设计方法的研究 | 第18-25页 |
·数字IC设计方法学 | 第18-19页 |
·基于时序驱动的设计方法 | 第18页 |
·基于平台的设计方法 | 第18页 |
·基于IP复用的设计方法 | 第18-19页 |
·HGD 8086 IP软核的设计流程 | 第19-22页 |
·系统级设计 | 第20页 |
·RTL级设计 | 第20-21页 |
·综合 | 第21-22页 |
·系统实现 | 第22页 |
·EDA软件设计工具 | 第22-24页 |
·集成电路设计自动化 | 第22-23页 |
·HGD 8086 IP软核设计工具 | 第23-24页 |
·本章小结 | 第24-25页 |
第三章 HGD 8086 IP软核的设计 | 第25-54页 |
·概述 | 第25-26页 |
·HGD 8086 IP软核的系统级设计 | 第26-30页 |
·外特性 | 第26-28页 |
·系统级设计 | 第28-30页 |
·指令系统 | 第30-33页 |
·指令格式和指令编码 | 第30-31页 |
·寻址方式 | 第31-32页 |
·指令集 | 第32-33页 |
·总线接口时序 | 第33-38页 |
·兼容的总线接口时序 | 第34-35页 |
·改进的总线接口时序 | 第35-38页 |
·RTL级设计 | 第38-53页 |
·设计树状图 | 第38-40页 |
·配置文件CONFIG | 第40页 |
·数据通路 | 第40-53页 |
·控制通路 | 第53页 |
·本章小结 | 第53-54页 |
第四章 HGD 8086 IP软核的仿真与验证 | 第54-72页 |
·概述 | 第54页 |
·验证平台的搭建 | 第54-56页 |
·HGD 8086 IP的仿真与验证 | 第56-64页 |
·HGD 8086的验证平台 | 第56-58页 |
·启动功能测试 | 第58-59页 |
·指令集测试 | 第59-62页 |
·复杂功能测试 | 第62-63页 |
·代码覆盖率 | 第63-64页 |
·FPGA功能验证 | 第64-71页 |
·验证环境 | 第64-66页 |
·FPGA功能验证结果 | 第66-71页 |
·本章小结 | 第71-72页 |
第五章 总结与展望 | 第72-73页 |
·总结 | 第72页 |
·展望 | 第72-73页 |
参考文献 | 第73-75页 |
攻读硕士学位期间发表的论文 | 第75页 |