摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-10页 |
·研究背景及研究意义 | 第7-8页 |
·研究范围和研究内容 | 第8页 |
·论文组织安排 | 第8-10页 |
第二章 卫星雷达高度计系统分析 | 第10-15页 |
·星载雷达高度计的应用 | 第10页 |
·高度计系统分析 | 第10-12页 |
·星载雷达高度计控制系统分析 | 第12-14页 |
·传统雷达高度计控制系统分析 | 第12-14页 |
·高精度雷达高度计控制系统分析 | 第14页 |
·采用可重构技术实现雷达高度计控制单元 | 第14页 |
·本章小结 | 第14-15页 |
第三章 基于FPGA的可重构技术研究 | 第15-38页 |
·FPGA技术综述 | 第15-17页 |
·基于FPGA的可重构技术 | 第17-37页 |
·可重构技术的研究现状 | 第17-21页 |
·基于FPGA的可重构概念 | 第21-24页 |
·FPGA的可重构基础 | 第24-28页 |
·基于FPGA的可重构技术的实现方法 | 第28-37页 |
·本章小结 | 第37-38页 |
第四章 基于FPGA的模块化可重构方法和自重构方法研究 | 第38-64页 |
·基于FPGA的模块化可重构方法 | 第38-48页 |
·设计流程 | 第38页 |
·设计流程的具体描述 | 第38-41页 |
·目录结构 | 第41-42页 |
·模块设计的要求 | 第42-43页 |
·总线宏通信 | 第43-45页 |
·几个需要注意的问题 | 第45-48页 |
·基于FPGA的SOPC系统的构建研究 | 第48-56页 |
·开发工具和开发流程 | 第49-52页 |
·关键文件和文件组织结构 | 第52-53页 |
·各种IP简要介绍 | 第53-54页 |
·IPIF和用户IP设计 | 第54-56页 |
·动态重构的EAPR流程和自重构方法 | 第56-63页 |
·EAPR流程 | 第56-59页 |
·重构的控制和ICAP | 第59-60页 |
·嵌入式设计方法和EAPR结合以及在PLANAHEAD的实现 | 第60-63页 |
·本章小结 | 第63-64页 |
第五章 卫星雷达高度计控制单元自重构设计 | 第64-87页 |
·自重构系统的整体设计 | 第64页 |
·高度计控制系统自重构设计 | 第64-86页 |
·硬件结构概述 | 第64-66页 |
·各个IP模块设计 | 第66-78页 |
·目录结构说明 | 第78-79页 |
·软件设计 | 第79-86页 |
·本章小结 | 第86-87页 |
第六章 自重构雷达高度计控制单元设计验证 | 第87-92页 |
·验证方案 | 第87-88页 |
·验证结果及分析 | 第88-91页 |
·本章小结 | 第91-92页 |
第七章 论文总结和展望 | 第92-94页 |
·课题研究心得 | 第92-93页 |
·论文总结 | 第93页 |
·未来展望 | 第93-94页 |
参考文献 | 第94-97页 |
发表文章目录 | 第97-98页 |
致谢 | 第98页 |