摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第1章 绪论 | 第9-15页 |
·立题背景及意义 | 第9-10页 |
·应答器系统 | 第10-14页 |
·应答器系统简介 | 第10-11页 |
·应答器系统原理框图 | 第11-12页 |
·应答器系统主要技术指标 | 第12-14页 |
·论文主要研究内容 | 第14-15页 |
第2章 应答器系统硬件原理和组成 | 第15-45页 |
·应答器系统硬件简述 | 第15页 |
·模拟接收系统硬件设计 | 第15-22页 |
·模拟接收系统框图 | 第15页 |
·前级放大电路 | 第15-16页 |
·射随电路 | 第16-17页 |
·一级和二级放大电路 | 第17页 |
·增益调节电路 | 第17-18页 |
·滤波电路 | 第18-20页 |
·光耦隔离电路 | 第20-22页 |
·数字处理系统硬件设计 | 第22-35页 |
·数字处理系统硬件简介 | 第22页 |
·模数转换电路 | 第22-25页 |
·DSP及其外围电路 | 第25-31页 |
·CPLD及其外围电路 | 第31-33页 |
·数模转换电路 | 第33-35页 |
·发射模块与电源模块硬件设计 | 第35-44页 |
·发射模块 | 第35-40页 |
·电源模块 | 第40-44页 |
·本章小结 | 第44-45页 |
第3章 应答器系统软件设计 | 第45-68页 |
·软件设计概述 | 第45页 |
·数字处理系统中的DSP软件设计 | 第45-64页 |
·C语言开发 C5000系列 DSP程序的基本语法 | 第46-48页 |
·DSP软件流程图 | 第48-49页 |
·DSP系统初始化 | 第49-50页 |
·命令码解析 | 第50-52页 |
·信标工作状态软件设计 | 第52-54页 |
·应答工作状态软件设计 | 第54-60页 |
·DSP Bootloader程序设计 | 第60-64页 |
·数字处理系统中的 CPLD软件设计 | 第64-67页 |
·FLASH的读写时序 | 第65页 |
·DAC控制时序 | 第65页 |
·数字电位计时序逻辑 | 第65-67页 |
·本章小结 | 第67-68页 |
结论 | 第68-69页 |
参考文献 | 第69-71页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第71-72页 |
致谢 | 第72页 |