USB2.0设备控制IP核中AHB接口的研究
摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
第一章 绪论 | 第13-16页 |
·课题研究背景 | 第13页 |
·SOC及片上总线OCB概述 | 第13-14页 |
·本文课题来源、目标和本人任务 | 第14-15页 |
·本文结构 | 第15-16页 |
第二章 USB 2.0协议简介 | 第16-22页 |
·USB协议总揽 | 第16页 |
·USB的系统结构 | 第16-19页 |
·总线的拓扑结构 | 第16-17页 |
·内部层次关系 | 第17-18页 |
·数据流模式 | 第18-19页 |
·USB传输模式 | 第19-21页 |
·控制传输 | 第19-20页 |
·同步传输 | 第20页 |
·中断传输 | 第20页 |
·批量传输 | 第20-21页 |
·USB协议中需要注意的地方 | 第21页 |
·本章小结 | 第21-22页 |
第三章 AHB协议分析 | 第22-30页 |
·AMBA标准概述 | 第22-23页 |
·AHB总线分析 | 第23-29页 |
·AHB总线结构 | 第24-25页 |
·AHB总线信号 | 第25-27页 |
·AHB传输 | 第27-28页 |
·AHB总线的申请与控制 | 第28页 |
·AHB总线带宽 | 第28-29页 |
·AHB协议中的需要注意的地方 | 第29页 |
·本章小结 | 第29-30页 |
第四章 USB_AHB IP的系统设计 | 第30-42页 |
·IP应用环境 | 第30-31页 |
·IP规格及要求分析 | 第31-33页 |
·IP规格 | 第31-32页 |
·设计要求的分析 | 第32-33页 |
·设计总体结构 | 第33-38页 |
·ULPI模块 | 第34页 |
·SIE模块 | 第34页 |
·GLC模块 | 第34-35页 |
·PIE模块 | 第35页 |
·SIF模块 | 第35-36页 |
·EPB模块 | 第36-38页 |
·AHB模块 | 第38页 |
·数据传输方式 | 第38-41页 |
·非DMA方式数据传输 | 第38-39页 |
·AHB Master DMA数据传输 | 第39-40页 |
·AHB Slave DMA数据传输 | 第40页 |
·寄存器数据传输 | 第40-41页 |
·本人所作工作的模块划分 | 第41页 |
·本章小结 | 第41-42页 |
第五章 数据控制模块设计 | 第42-52页 |
·DMA模块设计 | 第42-45页 |
·中断机制 | 第42-44页 |
·功能分析 | 第44页 |
·DMA申请及响应的条件 | 第44页 |
·OUT块事务DMA传输中的非精确模式 | 第44-45页 |
·CTRL模块设计 | 第45-46页 |
·功能分析 | 第45页 |
·功能实现 | 第45-46页 |
·中断控制模块 | 第46-48页 |
·寄存器模块设计 | 第48-49页 |
·数据分配模块 | 第49-51页 |
·地址译码模块 | 第51页 |
·本章小结 | 第51-52页 |
第六章 AHB接口设计 | 第52-68页 |
·AHB Master接口设计 | 第52-60页 |
·AHB Master接口功能 | 第52页 |
·AHB Master状态机设计 | 第52-55页 |
·功能实现 | 第55-60页 |
·AHB Slave接口设计 | 第60-67页 |
·AHB Slave接口功能描述 | 第60页 |
·AHB Slave状态机设计 | 第60-62页 |
·功能实现 | 第62-67页 |
·与AHB上的外部DMA控制器的连接 | 第67页 |
·本章小结 | 第67-68页 |
第七章 对设计的验证和测试 | 第68-75页 |
·AHB接口功能验证 | 第68-71页 |
·USB_AHB IP的EDA验证 | 第71-73页 |
·EDA验证环境 | 第71-73页 |
·测试用例 | 第73页 |
·EDA验证结果 | 第73页 |
·USB_AHB IP在FPGA测试中的性能 | 第73-74页 |
·FPGA业务测试 | 第73-74页 |
·业务测试中的性能统计 | 第74页 |
·本章小结 | 第74-75页 |
第八章 结论和展望 | 第75-76页 |
·结论 | 第75页 |
·展望 | 第75-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-79页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第79页 |