基于CPLD/FPGA技术的视频图像处理系统的设计与实现
| 摘要 | 第1-3页 |
| Abstract | 第3-6页 |
| 第一章 绪论 | 第6-8页 |
| ·应用背景 | 第6-7页 |
| ·本人所做的工作 | 第7页 |
| ·论文的结构和内容 | 第7-8页 |
| 第二章 视频图像处理技术简介 | 第8-17页 |
| ·电视信号原理 | 第8-9页 |
| ·电视图像的摄取与重现 | 第8-9页 |
| ·电视扫描原理 | 第9-11页 |
| ·逐行扫描 | 第9-10页 |
| ·隔行扫描 | 第10-11页 |
| ·视频图像信号 | 第11-17页 |
| ·黑白全电视信号 | 第11-15页 |
| ·彩色全电视信号 | 第15-17页 |
| 第三章 视频图像处理系统的硬件设计 | 第17-35页 |
| ·系统整体结构设计 | 第17-27页 |
| ·视频解码电路的设计 | 第18-20页 |
| ·串行通信接口设计 | 第20页 |
| ·存储器接口设计 | 第20-22页 |
| ·D/A转换接口设计 | 第22-23页 |
| ·VGA接口设计 | 第23页 |
| ·CPLD控制器设计 | 第23-27页 |
| ·高速印刷电路板的设计 | 第27-35页 |
| ·Protel DXP简介 | 第27-28页 |
| ·电路原理图设计 | 第28-31页 |
| ·PCB设计 | 第31-35页 |
| 第四章 视频图像处理系统的软件设计 | 第35-49页 |
| ·初始化模块 | 第35-37页 |
| ·12C总线简介 | 第35页 |
| ·SAA7111的初始化 | 第35-36页 |
| ·SAA7111初始化的软件实现 | 第36-37页 |
| ·串口通信模块 | 第37-40页 |
| ·串行通信协议 | 第37-39页 |
| ·串行通信的软件实现 | 第39-40页 |
| ·CPLD控制器模块 | 第40-49页 |
| ·图像采集控制模块 | 第41-42页 |
| ·串口接收模块 | 第42-43页 |
| ·字符叠加模块 | 第43-44页 |
| ·SRAM读/写控制模块 | 第44页 |
| ·VGA显示控制模块 | 第44-49页 |
| 第五章 结束语 | 第49-50页 |
| 参考文献 | 第50-53页 |
| 致谢 | 第53页 |