首页--工业技术论文--无线电电子学、电信技术论文--无线电导航论文--卫星导航系统论文

基于GPS的高精度时间同步系统的研究设计

第一章 引言第1-17页
 1.1 时间和时间同步的基本概念第8-10页
  1.1.1 时间及其表征计量第8-10页
  1.1.2 时间同步第10页
 1.2 高精度时间同步技术的应用第10-12页
 1.3 时间同步技术发展历哭及国内外现状第12-14页
 1.4 课题来源及研究意义第14-15页
 1.5 本文所作的工作及文章结构安排第15-17页
  1.5.1 本文所作的工作第15-16页
  1.5.2 论文的组织安排及简要介绍第16-17页
第二章 时间同步的基本方法和原理第17-26页
 2.1 时间同步的技术指标第17-19页
  2.1.1 时间同步误差第17页
  2.1.2 频率准确度第17-18页
  2.1.3 频率稳定度第18-19页
  2.1.4 频率偏差第19页
 2.2 时间同步的基本方法及其工作原理第19-22页
  2.2.1 搬钟时间同步法第20页
  2.2.2 单向时间同步法第20-21页
  2.2.3 双向时间同步法第21-22页
 2.3 GPS用于高精度时间同步系统的优势第22-26页
  2.3.1 全球定位系统(GPS)简介第22-24页
  2.3.2 利用 GPS进行高精时间同步的优势第24-26页
第三章 基于 GPS的高精时问同步系统总体研究设计第26-34页
 3.1 总体构思第26-29页
 3.2 硬件方案选择第29-31页
 3.3 软件总体设计第31-34页
第四章 基于 GPS的高精时间同步系统详细研究设计第34-69页
 4.1 EDA设计方法概述第34-37页
  4.1.1 数字系统设计方法发展历程第34-35页
  4.1.2 EDA设计的主要方法和流程第35-36页
  4.1.3 EDA的设计基本原则第36-37页
 4.2 各功能模块详细设计第37-62页
  4.2.1 测沿差模块第39-42页
   4.2.1.1 设计分析第39-40页
   4.2.1.2 FPGA程序实现及时序仿真第40-42页
  4.2.2 测频模块第42-46页
   4.2.2.1 方案选择与设计分析第42-45页
   4.2.2.2 FPGA程序实现及时序仿真第45-46页
  4.2.3 沿差校正模块第46-51页
   4.2.3.1 方案选择与设计分析第46-50页
   4.2.3.2 FPGA程序实现及时序仿真第50-51页
  4.2.4 频率校正模块第51-53页
  4.2.5 GPS接收机模块第53页
  4.2.6 微处理器控制模块第53-62页
   4.2.6.1 微处理器硬件详细接口第53-56页
   4.2.6.2 单片机软件详细设计第56-62页
 4.3 提高同步精度所作的研究第62-66页
  4.3.1 流水线设计第62-64页
  4.3.2 双沿计数设计第64-65页
  4.3.3 其他第65-66页
 4.4 系统同步精度分析第66-69页
第五章 系统可靠性设计第69-73页
 5.1 系统设备的冗余设计第69-70页
 5.2 设备安装的环境考虑第70-71页
 5.3 系统硬件可靠性设计第71-72页
 5.4 系统软件可靠性设计第72-73页
第六章 总结与展望第73-75页
参考文献第75-78页
作者在读期间科研成果简介第78-79页
声明第79-80页
致谢第80-81页
附录一: 实验板原理图第81-82页
附录二: 测沿差模块综合后门级图第82-83页
附录三: 测频模块综合后门级图第83-84页
附录四: 分频校沿模块综合后门级图第84-85页
附录五: 流水线加法程序示例第85-87页
附录六: 双沿计数程序示例第87-89页

论文共89页,点击 下载论文
上一篇:从认知语言学的角度看汉英称谓语的差异
下一篇:钙钛矿型复合氧化物前驱体催化剂上甲烷/二氧化碳重整制合成气的研究