第一章 引言 | 第1-17页 |
1.1 时间和时间同步的基本概念 | 第8-10页 |
1.1.1 时间及其表征计量 | 第8-10页 |
1.1.2 时间同步 | 第10页 |
1.2 高精度时间同步技术的应用 | 第10-12页 |
1.3 时间同步技术发展历哭及国内外现状 | 第12-14页 |
1.4 课题来源及研究意义 | 第14-15页 |
1.5 本文所作的工作及文章结构安排 | 第15-17页 |
1.5.1 本文所作的工作 | 第15-16页 |
1.5.2 论文的组织安排及简要介绍 | 第16-17页 |
第二章 时间同步的基本方法和原理 | 第17-26页 |
2.1 时间同步的技术指标 | 第17-19页 |
2.1.1 时间同步误差 | 第17页 |
2.1.2 频率准确度 | 第17-18页 |
2.1.3 频率稳定度 | 第18-19页 |
2.1.4 频率偏差 | 第19页 |
2.2 时间同步的基本方法及其工作原理 | 第19-22页 |
2.2.1 搬钟时间同步法 | 第20页 |
2.2.2 单向时间同步法 | 第20-21页 |
2.2.3 双向时间同步法 | 第21-22页 |
2.3 GPS用于高精度时间同步系统的优势 | 第22-26页 |
2.3.1 全球定位系统(GPS)简介 | 第22-24页 |
2.3.2 利用 GPS进行高精时间同步的优势 | 第24-26页 |
第三章 基于 GPS的高精时问同步系统总体研究设计 | 第26-34页 |
3.1 总体构思 | 第26-29页 |
3.2 硬件方案选择 | 第29-31页 |
3.3 软件总体设计 | 第31-34页 |
第四章 基于 GPS的高精时间同步系统详细研究设计 | 第34-69页 |
4.1 EDA设计方法概述 | 第34-37页 |
4.1.1 数字系统设计方法发展历程 | 第34-35页 |
4.1.2 EDA设计的主要方法和流程 | 第35-36页 |
4.1.3 EDA的设计基本原则 | 第36-37页 |
4.2 各功能模块详细设计 | 第37-62页 |
4.2.1 测沿差模块 | 第39-42页 |
4.2.1.1 设计分析 | 第39-40页 |
4.2.1.2 FPGA程序实现及时序仿真 | 第40-42页 |
4.2.2 测频模块 | 第42-46页 |
4.2.2.1 方案选择与设计分析 | 第42-45页 |
4.2.2.2 FPGA程序实现及时序仿真 | 第45-46页 |
4.2.3 沿差校正模块 | 第46-51页 |
4.2.3.1 方案选择与设计分析 | 第46-50页 |
4.2.3.2 FPGA程序实现及时序仿真 | 第50-51页 |
4.2.4 频率校正模块 | 第51-53页 |
4.2.5 GPS接收机模块 | 第53页 |
4.2.6 微处理器控制模块 | 第53-62页 |
4.2.6.1 微处理器硬件详细接口 | 第53-56页 |
4.2.6.2 单片机软件详细设计 | 第56-62页 |
4.3 提高同步精度所作的研究 | 第62-66页 |
4.3.1 流水线设计 | 第62-64页 |
4.3.2 双沿计数设计 | 第64-65页 |
4.3.3 其他 | 第65-66页 |
4.4 系统同步精度分析 | 第66-69页 |
第五章 系统可靠性设计 | 第69-73页 |
5.1 系统设备的冗余设计 | 第69-70页 |
5.2 设备安装的环境考虑 | 第70-71页 |
5.3 系统硬件可靠性设计 | 第71-72页 |
5.4 系统软件可靠性设计 | 第72-73页 |
第六章 总结与展望 | 第73-75页 |
参考文献 | 第75-78页 |
作者在读期间科研成果简介 | 第78-79页 |
声明 | 第79-80页 |
致谢 | 第80-81页 |
附录一: 实验板原理图 | 第81-82页 |
附录二: 测沿差模块综合后门级图 | 第82-83页 |
附录三: 测频模块综合后门级图 | 第83-84页 |
附录四: 分频校沿模块综合后门级图 | 第84-85页 |
附录五: 流水线加法程序示例 | 第85-87页 |
附录六: 双沿计数程序示例 | 第87-89页 |