| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-10页 |
| ·引言 | 第7页 |
| ·IEEE1394总线的特点 | 第7-9页 |
| ·自主运行的点对点高速数据串行传输的实现方案 | 第9页 |
| ·本课题的主要内容 | 第9-10页 |
| 第二章 IEEE1394体系结构简介 | 第10-32页 |
| ·IEEE1394拓扑结构 | 第10-12页 |
| ·底板环境 | 第10-11页 |
| ·线缆环境 | 第11-12页 |
| ·IEEE1394数据传输类型 | 第12页 |
| ·IEEE1394协议层 | 第12-32页 |
| ·总线管理层 | 第12-14页 |
| ·事务层 | 第14-15页 |
| ·链路层 | 第15-18页 |
| ·物理层 | 第18-29页 |
| ·事务重传 | 第29-32页 |
| 第三章 自主运行的点对点高速数据串行传输实现方案设计 | 第32-40页 |
| ·自主运行的点对点高速数据串行传输总体结构设计 | 第32-33页 |
| ·IEEE1394物理层和链路层控制芯片的选择 | 第33-35页 |
| ·链路层芯片选择 | 第33-35页 |
| ·物理层芯片选择 | 第35页 |
| ·TSB12LV31与TSB21LV03A的连接 | 第35-40页 |
| 第四章 控制模块设计 | 第40-55页 |
| ·与前端组件接口模块的实现 | 第40-44页 |
| ·数据暂存器的设计 | 第40-42页 |
| ·存储传送控制的实现 | 第42-44页 |
| ·逻辑控制子模块的设计 | 第44-48页 |
| ·逻辑控制子模块的工作工程 | 第45-46页 |
| ·逻辑控制状态机的设计 | 第46-48页 |
| ·与链路层接口子模块的设计 | 第48-54页 |
| ·与链路层接口子模块工作过程 | 第48页 |
| ·与链路层控制芯片的接口 | 第48-50页 |
| ·节点信息的获得 | 第50-51页 |
| ·通过链路层控制芯片传输数据 | 第51-52页 |
| ·内部状态机的设计 | 第52-54页 |
| ·小结 | 第54-55页 |
| 第五章 总结与展望 | 第55-56页 |
| ·总结 | 第55页 |
| ·展望 | 第55-56页 |
| 致谢 | 第56-57页 |
| 攻读硕士学位期间发表的论文 | 第57-58页 |
| 参考文献 | 第58-60页 |
| 附录一 | 第60-61页 |
| 附录二 | 第61-62页 |
| 附录三 | 第62-69页 |