首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信系统(传输系统)论文--数字通信系统论文--数字复接论文

基于OTN的8bit GFPT协议的逻辑设计和验证

摘要第1-6页
ABSTRACT第6-12页
第1章 绪论第12-18页
   ·选题背景第12页
   ·历史背景及发展趋势第12-16页
     ·数字传送网的历史背景第12-15页
     ·数字传送网的发展趋势第15-16页
   ·课题的研究目的及意义第16-17页
   ·论文主要研究内容第17-18页
第2章 GFPT 标准协议技术基础第18-32页
   ·IEEE802.3 以太网协议技术基础第18-22页
   ·OTN 传输协议技术基础第22-25页
   ·GFP 协议技术基础第25-30页
   ·本章小结第30-32页
第3章 基于GFPT 封装的2.5G OTN 硬件设计第32-40页
   ·系统总体设计第32-35页
     ·设计要求第32页
     ·实现功能第32-34页
     ·系统总体结构第34-35页
   ·主要芯片选型第35-39页
     ·FPGA 芯片的选型第35-37页
     ·时钟恢复芯片ADN2818第37-38页
     ·2.5G SERDES 芯片LXT16653/LXT16642第38-39页
   ·本章小结第39-40页
第4章 8BITSGFPT 逻辑设计第40-67页
   ·总体数据处理流程与模块划分第40-41页
     ·总体数据处理流程第40页
     ·GFPT 映射/解映射模块在系统中的位置第40-41页
   ·ING_GFPT_MAP 模块设计第41-58页
     ·模块划分第42-43页
     ·64b65b 编码模块第43-46页
     ·FLAG 指示符产生模块第46-48页
     ·FCS 生成模块第48-49页
     ·字节位置重排模块第49-50页
     ·SUPERBLOCK 产生模块第50-52页
     ·SUPERBLOCK 下插模块第52-56页
     ·IDLE 帧下插模块第56-57页
     ·payld_scramble 模块设计第57-58页
   ·EG_GFPT_DEMAP 模块设计第58-66页
     ·模块划分第58-59页
     ·帧搜索模块第59-60页
     ·解扰模块第60页
     ·客户数据处理模块第60-61页
     ·SUPERBLOCK 处理模块第61-63页
     ·下行FCS 校验模块第63-64页
     ·下行数据重归位模块第64-65页
     ·64B65B 解码模块第65-66页
   ·本章小结第66-67页
第5章 8BITS GFPT 逻辑验证和测试结果第67-74页
   ·逻辑设计和验证开发流程第67-68页
   ·GFPT 的系统仿真和功能验证第68-71页
     ·上行ing_gfpt_map 模块的验证第68-69页
     ·下行eg_gfpt_demap 模块的验证第69-71页
   ·上板测试情况分析第71-73页
     ·上板测试组网说明第71-72页
     ·上板测试用例执行第72-73页
     ·测试结论第73页
   ·本章小结第73-74页
总结与展望第74-76页
参考文献第76-79页
附录A 攻读学位期间所发表的学术论文第79-80页
附录B 攻读学位期间参加的科研项目第80-81页
附录C 8B10B 编码表第81-83页
附录D 部分 VERILOG 源代码第83-90页
致谢第90页

论文共90页,点击 下载论文
上一篇:多速率实时VBR业务系统的呼叫接纳控制策略研究
下一篇:数模混合信号芯片的测试与可测性设计研究