| 摘要 | 第1-6页 |
| ABSTRACT | 第6-12页 |
| 第1章 绪论 | 第12-18页 |
| ·选题背景 | 第12页 |
| ·历史背景及发展趋势 | 第12-16页 |
| ·数字传送网的历史背景 | 第12-15页 |
| ·数字传送网的发展趋势 | 第15-16页 |
| ·课题的研究目的及意义 | 第16-17页 |
| ·论文主要研究内容 | 第17-18页 |
| 第2章 GFPT 标准协议技术基础 | 第18-32页 |
| ·IEEE802.3 以太网协议技术基础 | 第18-22页 |
| ·OTN 传输协议技术基础 | 第22-25页 |
| ·GFP 协议技术基础 | 第25-30页 |
| ·本章小结 | 第30-32页 |
| 第3章 基于GFPT 封装的2.5G OTN 硬件设计 | 第32-40页 |
| ·系统总体设计 | 第32-35页 |
| ·设计要求 | 第32页 |
| ·实现功能 | 第32-34页 |
| ·系统总体结构 | 第34-35页 |
| ·主要芯片选型 | 第35-39页 |
| ·FPGA 芯片的选型 | 第35-37页 |
| ·时钟恢复芯片ADN2818 | 第37-38页 |
| ·2.5G SERDES 芯片LXT16653/LXT16642 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 第4章 8BITSGFPT 逻辑设计 | 第40-67页 |
| ·总体数据处理流程与模块划分 | 第40-41页 |
| ·总体数据处理流程 | 第40页 |
| ·GFPT 映射/解映射模块在系统中的位置 | 第40-41页 |
| ·ING_GFPT_MAP 模块设计 | 第41-58页 |
| ·模块划分 | 第42-43页 |
| ·64b65b 编码模块 | 第43-46页 |
| ·FLAG 指示符产生模块 | 第46-48页 |
| ·FCS 生成模块 | 第48-49页 |
| ·字节位置重排模块 | 第49-50页 |
| ·SUPERBLOCK 产生模块 | 第50-52页 |
| ·SUPERBLOCK 下插模块 | 第52-56页 |
| ·IDLE 帧下插模块 | 第56-57页 |
| ·payld_scramble 模块设计 | 第57-58页 |
| ·EG_GFPT_DEMAP 模块设计 | 第58-66页 |
| ·模块划分 | 第58-59页 |
| ·帧搜索模块 | 第59-60页 |
| ·解扰模块 | 第60页 |
| ·客户数据处理模块 | 第60-61页 |
| ·SUPERBLOCK 处理模块 | 第61-63页 |
| ·下行FCS 校验模块 | 第63-64页 |
| ·下行数据重归位模块 | 第64-65页 |
| ·64B65B 解码模块 | 第65-66页 |
| ·本章小结 | 第66-67页 |
| 第5章 8BITS GFPT 逻辑验证和测试结果 | 第67-74页 |
| ·逻辑设计和验证开发流程 | 第67-68页 |
| ·GFPT 的系统仿真和功能验证 | 第68-71页 |
| ·上行ing_gfpt_map 模块的验证 | 第68-69页 |
| ·下行eg_gfpt_demap 模块的验证 | 第69-71页 |
| ·上板测试情况分析 | 第71-73页 |
| ·上板测试组网说明 | 第71-72页 |
| ·上板测试用例执行 | 第72-73页 |
| ·测试结论 | 第73页 |
| ·本章小结 | 第73-74页 |
| 总结与展望 | 第74-76页 |
| 参考文献 | 第76-79页 |
| 附录A 攻读学位期间所发表的学术论文 | 第79-80页 |
| 附录B 攻读学位期间参加的科研项目 | 第80-81页 |
| 附录C 8B10B 编码表 | 第81-83页 |
| 附录D 部分 VERILOG 源代码 | 第83-90页 |
| 致谢 | 第90页 |