| 摘要 | 第4-6页 |
| ABSTRACT | 第6-7页 |
| 一、绪论 | 第10-15页 |
| 1.1 研究背景及意义 | 第10-11页 |
| 1.2 国内外研究现状 | 第11-12页 |
| 1.3 本文工作及论文结构 | 第12-15页 |
| 二、预备知识 | 第15-27页 |
| 2.1 纠错码密码体制 | 第15-20页 |
| 2.2 功耗分析理论 | 第20-24页 |
| 2.2.1 硬件电路特性 | 第20-21页 |
| 2.2.2 功耗泄漏模型 | 第21-22页 |
| 2.2.3 功耗分析方法 | 第22-24页 |
| 2.3 抗DPA攻击技术 | 第24-26页 |
| 2.3.1 隐藏技术 | 第24-25页 |
| 2.3.2 掩码技术 | 第25-26页 |
| 2.4 本章小结 | 第26-27页 |
| 三、有限域GF(2~n)上乘法运算的高阶掩码方案 | 第27-34页 |
| 3.1 高阶掩码方案设计 | 第27-31页 |
| 3.2 掩码方案安全性分析 | 第31-32页 |
| 3.3 掩码方案完整性分析 | 第32-33页 |
| 3.4 本章小结 | 第33-34页 |
| 四、抗高阶DPA攻击的准循环MDPC码Niederreiter高阶掩码密码方案 | 第34-44页 |
| 4.1 Niederreiter算法功耗分析仿真 | 第34-39页 |
| 4.1.1 攻击点分析 | 第34-36页 |
| 4.1.2 DPA攻击仿真 | 第36-39页 |
| 4.2 基于准循环MDPC码的Niederreiter高阶掩码密码方案 | 第39-43页 |
| 4.3 本章小结 | 第43-44页 |
| 五、功耗分析实验 | 第44-53页 |
| 5.1 实验平台的搭建 | 第44-46页 |
| 5.2 准循环MDPC码Niederreiter算法攻击实验 | 第46-48页 |
| 5.3 Niederreiter高阶掩码密码算法高阶分析攻击实验 | 第48-50页 |
| 5.3.1 生成随机数表达式 | 第48-49页 |
| 5.3.2 有限域上高阶掩码乘法运算 | 第49-50页 |
| 5.4 实验结果的比较与分析 | 第50-52页 |
| 5.5 本章小结 | 第52-53页 |
| 六、总结与展望 | 第53-55页 |
| 6.1 工作总结 | 第53-54页 |
| 6.2 未来展望 | 第54-55页 |
| 参考文献 | 第55-59页 |
| 致谢 | 第59-60页 |
| 附录:攻读硕士期间发表论文及科研情况 | 第60页 |