考虑电源分配网络的高速链路误码率分析
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 论文研究背景及意义 | 第15页 |
1.2 国内外研究现状 | 第15-16页 |
1.3 论文内容及章节安排 | 第16-19页 |
第二章 DDR及高速链路结构 | 第19-29页 |
2.1 DDR系列存储器的发展 | 第19-20页 |
2.2 DDR4的特点 | 第20-22页 |
2.2.1 接口电平 | 第20-21页 |
2.2.2 DBI编码 | 第21-22页 |
2.3 高速链路结构 | 第22-27页 |
2.3.2 发送器 | 第22-24页 |
2.3.3 互连 | 第24-26页 |
2.3.4 接收器 | 第26页 |
2.3.5 拓扑结构 | 第26-27页 |
2.4 本章小结 | 第27-29页 |
第三章 DDR4系统性能的影响因素及评估方法 | 第29-39页 |
3.1 无源链路的影响 | 第29-33页 |
3.1.1 反射 | 第29-31页 |
3.1.2 串扰 | 第31-33页 |
3.1.3 码间干扰 | 第33页 |
3.2 PDN噪声的影响 | 第33-35页 |
3.2.1 PDN噪声的成因及危害 | 第33-34页 |
3.2.2 PDN设计准则 | 第34-35页 |
3.3 DDR4系统性能评估方法 | 第35-38页 |
3.3.1 最坏眼图 | 第36-37页 |
3.3.2 误码率眼图 | 第37-38页 |
3.4 本章小结 | 第38-39页 |
第四章 误码率眼图求解算法 | 第39-57页 |
4.1 搭建DDR4仿真平台 | 第39-40页 |
4.2 码间干扰、串扰、PDN噪声的获取 | 第40-44页 |
4.2.1 码间干扰、串扰的获取 | 第40-41页 |
4.2.2 PDN噪声的获取 | 第41-43页 |
4.2.3 可加性证明 | 第43-44页 |
4.3 误码率眼图求解算法 | 第44-54页 |
4.3.1 快速时域仿真方法 | 第44-46页 |
4.3.2 ISI和CCI的概率分布求解 | 第46-53页 |
4.3.3 PDN噪声的概率分布求解 | 第53页 |
4.3.4 由PDF计算误码率眼图 | 第53-54页 |
4.4 本章小结 | 第54-57页 |
第五章 误码率眼图求解工具设计 | 第57-65页 |
5.1 软件实现 | 第57-60页 |
5.1.1 软件运行环境 | 第57页 |
5.1.2 软件运行界面 | 第57-58页 |
5.1.3 软件使用说明 | 第58-60页 |
5.2 结果展示 | 第60-64页 |
5.3 本章小结 | 第64-65页 |
第六章 总结与展望 | 第65-67页 |
6.1 全文工作总结 | 第65页 |
6.2 工作展望 | 第65-67页 |
参考文献 | 第67-71页 |
致谢 | 第71-73页 |
作者简介 | 第73-74页 |