首页--工业技术论文--无线电电子学、电信技术论文--无线电设备、电信设备论文--电源论文

考虑电源分配网络的高速链路误码率分析

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-15页
第一章 绪论第15-19页
    1.1 论文研究背景及意义第15页
    1.2 国内外研究现状第15-16页
    1.3 论文内容及章节安排第16-19页
第二章 DDR及高速链路结构第19-29页
    2.1 DDR系列存储器的发展第19-20页
    2.2 DDR4的特点第20-22页
        2.2.1 接口电平第20-21页
        2.2.2 DBI编码第21-22页
    2.3 高速链路结构第22-27页
        2.3.2 发送器第22-24页
        2.3.3 互连第24-26页
        2.3.4 接收器第26页
        2.3.5 拓扑结构第26-27页
    2.4 本章小结第27-29页
第三章 DDR4系统性能的影响因素及评估方法第29-39页
    3.1 无源链路的影响第29-33页
        3.1.1 反射第29-31页
        3.1.2 串扰第31-33页
        3.1.3 码间干扰第33页
    3.2 PDN噪声的影响第33-35页
        3.2.1 PDN噪声的成因及危害第33-34页
        3.2.2 PDN设计准则第34-35页
    3.3 DDR4系统性能评估方法第35-38页
        3.3.1 最坏眼图第36-37页
        3.3.2 误码率眼图第37-38页
    3.4 本章小结第38-39页
第四章 误码率眼图求解算法第39-57页
    4.1 搭建DDR4仿真平台第39-40页
    4.2 码间干扰、串扰、PDN噪声的获取第40-44页
        4.2.1 码间干扰、串扰的获取第40-41页
        4.2.2 PDN噪声的获取第41-43页
        4.2.3 可加性证明第43-44页
    4.3 误码率眼图求解算法第44-54页
        4.3.1 快速时域仿真方法第44-46页
        4.3.2 ISI和CCI的概率分布求解第46-53页
        4.3.3 PDN噪声的概率分布求解第53页
        4.3.4 由PDF计算误码率眼图第53-54页
    4.4 本章小结第54-57页
第五章 误码率眼图求解工具设计第57-65页
    5.1 软件实现第57-60页
        5.1.1 软件运行环境第57页
        5.1.2 软件运行界面第57-58页
        5.1.3 软件使用说明第58-60页
    5.2 结果展示第60-64页
    5.3 本章小结第64-65页
第六章 总结与展望第65-67页
    6.1 全文工作总结第65页
    6.2 工作展望第65-67页
参考文献第67-71页
致谢第71-73页
作者简介第73-74页

论文共74页,点击 下载论文
上一篇:基于组网雷达数据融合的目标跟踪技术研究
下一篇:面向风砂综合环境雷达仿真平台研究与实现