嵌入式快速存储模块的研究与实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第10-15页 |
1.1 课题背景及意义 | 第10页 |
1.2 国内外研究现状 | 第10-13页 |
1.2.1 存储介质发展趋势 | 第11-12页 |
1.2.2 国外研究现状 | 第12页 |
1.2.3 国内研究现状 | 第12-13页 |
1.3 论文主要研究内容 | 第13-14页 |
1.4 论文组织结构 | 第14-15页 |
第2章 快速存储技术研究 | 第15-28页 |
2.1 闪存存储系统架构论证 | 第15-17页 |
2.1.1 固态盘技术 | 第15-16页 |
2.1.2 优化的闪存存储系统 | 第16-17页 |
2.2 多路SRIO总线的数据传输 | 第17-19页 |
2.2.1 基于SRIO的并行结构 | 第17-19页 |
2.2.2 任务分配方法 | 第19页 |
2.3 同步接口下的多级流水 | 第19-24页 |
2.3.1 流水线操作 | 第20-21页 |
2.3.2 三种接口模式 | 第21-22页 |
2.3.3 同步接口设计 | 第22-24页 |
2.4 并行技术下的坏块策略 | 第24-27页 |
2.4.1 坏块识别 | 第25页 |
2.4.2 坏块替换和并行坏块编码 | 第25-26页 |
2.4.3 坏块策略优化设计 | 第26-27页 |
2.5 本章小结 | 第27-28页 |
第3章 存储系统设计 | 第28-45页 |
3.1 嵌入式系统搭建 | 第28-31页 |
3.1.1 设计需求分析 | 第28页 |
3.1.2 系统总体架构论证 | 第28-31页 |
3.2 主控模块设计 | 第31-42页 |
3.2.1 嵌入式微处理器的应用 | 第32-33页 |
3.2.2 SRIO接口控制器设计 | 第33-35页 |
3.2.3 Flash阵列控制器设计 | 第35-42页 |
3.3 Flash阵列结构设计 | 第42-44页 |
3.4 本章小结 | 第44-45页 |
第4章 系统实现和功能验证 | 第45-55页 |
4.1 芯片选型 | 第45-47页 |
4.1.1 存储介质选型 | 第45-46页 |
4.1.2 主控芯片选型 | 第46-47页 |
4.2 系统功能验证 | 第47-54页 |
4.2.1 异步复位 | 第48页 |
4.2.2 异步转同步 | 第48-49页 |
4.2.3 同步读模式 | 第49-50页 |
4.2.4 同步擦除 | 第50页 |
4.2.5 同步页编程 | 第50-53页 |
4.2.6 同步读页 | 第53-54页 |
4.3 本章小结 | 第54-55页 |
总结与展望 | 第55-56页 |
参考文献 | 第56-59页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第59-60页 |
致谢 | 第60页 |