高动态范围低功耗数字式红外读出电路的设计
摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-17页 |
1.1 红外焦平面阵列研究现状 | 第9-11页 |
1.2 数字式红外读出电路的现状 | 第11-13页 |
1.3 本文的研究内容和设计指标 | 第13-15页 |
1.3.1 研究内容 | 第13-14页 |
1.3.2 设计指标 | 第14-15页 |
1.4 论文的组织结构 | 第15-17页 |
第二章 第三代红外焦平面数字式读出电路技术 | 第17-23页 |
2.1 数字式红外读出电路技术 | 第17-19页 |
2.1.1 芯片级ADC结构 | 第17-18页 |
2.1.2 列级ADC结构 | 第18页 |
2.1.3 像素级ADC结构 | 第18-19页 |
2.2 ADC的原理与类型 | 第19-22页 |
2.2.1 模数转换器的原理 | 第19-21页 |
2.2.2 模数转换器类型 | 第21-22页 |
2.3 本章小结 | 第22-23页 |
第三章 数字式读出电路各模块的设计 | 第23-41页 |
3.1 数字式读出电路整体电路结构 | 第23-24页 |
3.2 脉冲调制A/D转换电路的设计 | 第24-28页 |
3.2.1 脉冲调制A/D转换电路的优化设计 | 第24-26页 |
3.2.2 比较器的设计与仿真 | 第26-28页 |
3.3 计数器的设计 | 第28-34页 |
3.3.1 D触发器的设计 | 第28-29页 |
3.3.2 计数器设计和仿真结果分析 | 第29-30页 |
3.3.3 静态存储器的设计 | 第30-34页 |
3.4 ALU逻辑模块的设计 | 第34-38页 |
3.5 两段计数提高动态范围的设计与分析 | 第38-40页 |
3.5.1 一段计数的读出电路动态范围分析 | 第38-39页 |
3.5.2 两段计数的读出电路动态范围分析 | 第39-40页 |
3.6 本章小结 | 第40-41页 |
第四章 整体电路的设计和仿真 | 第41-51页 |
4.1 整体电路的架构设计 | 第41-42页 |
4.2 读出电路的时序设计 | 第42-45页 |
4.2.1 脉冲调制电路的时序 | 第42-43页 |
4.2.2 主模块的控制时序 | 第43页 |
4.2.3 行选及列选控制信号的时序仿真 | 第43-45页 |
4.3 整体电路数模混合仿真 | 第45-50页 |
4.3.1 ALU逻辑模块的数模混合仿真结果 | 第45-48页 |
4.3.2 仿真结果分析与指标对比 | 第48-50页 |
4.4 本章小结 | 第50-51页 |
第五章 版图设计规则及后仿验证 | 第51-59页 |
5.1 芯片版图设计 | 第51-55页 |
5.1.1 CMOS工艺流程简介 | 第51-52页 |
5.1.2 芯片版图设计规则 | 第52-53页 |
5.1.3 关键模块电路版图的设计 | 第53-55页 |
5.1.4 整体版图的设计 | 第55页 |
5.2 芯片后仿真 | 第55-58页 |
5.3 本章小结 | 第58-59页 |
第六章 总结与展望 | 第59-61页 |
6.1 总结 | 第59页 |
6.2 展望 | 第59-61页 |
致谢 | 第61-63页 |
参考文献 | 第63-67页 |
作者简介 | 第67页 |