摘要 | 第1-4页 |
Abstract | 第4-9页 |
第1章 引言 | 第9-22页 |
·论文的研究背景 | 第9-12页 |
·无线接收机对模数转换器的要求 | 第12-15页 |
·分辨率 | 第13-14页 |
·采样率 | 第14页 |
·线性度 | 第14-15页 |
·模数转换器的发展现状 | 第15-17页 |
·论文的主要工作和创新 | 第17-18页 |
·论文的组织安排 | 第18-19页 |
本章参考文献 | 第19-22页 |
第2章 系统研究、设计与优化 | 第22-40页 |
·流水线模数转换器的工作原理 | 第22-23页 |
·流水线模数转换器的非理想因素 | 第23-32页 |
·运算放大器的非理想因素 | 第24-28页 |
·器件的失配 | 第28-29页 |
·比较器的非理想因素 | 第29-30页 |
·采样抖动 | 第30-31页 |
·其它非理想因素 | 第31-32页 |
·系统噪声分析 | 第32-33页 |
·量化噪声 | 第32页 |
·KT/C噪声 | 第32页 |
·运算放大器热噪声 | 第32-33页 |
·其它噪声 | 第33页 |
·系统优化目标和方法 | 第33-34页 |
·系统优化目标 | 第33页 |
·现有系统优化方法概述 | 第33-34页 |
·用流水线模数转换器系统建模与优化平台 | 第34-39页 |
·平台概述 | 第35-36页 |
·基于信噪比的功耗优化算法 | 第36-37页 |
·参数化系统行为级模型 | 第37-38页 |
·蒙特卡罗分析 | 第38-39页 |
·小结 | 第39页 |
本章参考文献 | 第39-40页 |
第3章 模块电路研究、设计与优化 | 第40-53页 |
·采样保持电路技术 | 第40-42页 |
·高速采样保持电路 | 第40-41页 |
·高精度采样保持电路 | 第41页 |
·MDAC内嵌采样保持电路 | 第41-42页 |
·MDAC技术 | 第42-44页 |
·现有MDAC技术概述 | 第42-43页 |
·TP-MDAC简介 | 第43-44页 |
·运算放大器技术 | 第44-46页 |
·流水线模数转换器对运放的一般要求 | 第44页 |
·两种典型运放电路的比较 | 第44-46页 |
·比较器技术 | 第46-48页 |
·自归零技术 | 第46-47页 |
·回踢噪声消除技术 | 第47-48页 |
·高速比较器 | 第48页 |
·开关电路技术 | 第48-49页 |
·改进的CMOS开关电路 | 第48-49页 |
·自举开关电路 | 第49页 |
·SCI总线 | 第49-50页 |
·小结 | 第50页 |
本章参考文献 | 第50-53页 |
第4章 设计实例Ⅰ:一款用于IR-UWB系统的1-bit 3GS/s的模数转换器 | 第53-70页 |
·IR-UWB系统简介 | 第53-54页 |
·高速采样比较电路设计 | 第54-63页 |
·系统架构 | 第54-55页 |
·低功耗高速采样保持电路 | 第55-56页 |
·两级自归零比较器 | 第56页 |
·高速时钟分频电路 | 第56-63页 |
·硅片验证 | 第63-68页 |
·版图设计 | 第63-64页 |
·测试方案 | 第64-66页 |
·测试结果及分析 | 第66-68页 |
·小结 | 第68页 |
本章参考文献 | 第68-70页 |
第5章 设计实例Ⅱ:一款适用于多模无线通信系统的可重构数字校准流水线模数转换器 | 第70-98页 |
·多模无线接收机系统简介 | 第70-71页 |
·可重构流水线模数转换器设计 | 第71-85页 |
·系统架构 | 第72-74页 |
·重构运算放大器的设计与优化 | 第74-84页 |
·全定制高匹配度电容 | 第84-85页 |
·时域扩展数字校准算法简介 | 第85-86页 |
·混合信号系统仿真方法学 | 第86-88页 |
·现有的仿真方法概述 | 第86-87页 |
·一种高效的数值域曲线拟合系统仿真方法 | 第87-88页 |
·版图设计与测试方案 | 第88-95页 |
·版图设计 | 第88-90页 |
·测试方案 | 第90-92页 |
·仿真结果 | 第92-95页 |
·小结 | 第95页 |
本章参考文献 | 第95-98页 |
第6章 总结与展望 | 第98-99页 |
·总结 | 第98页 |
·展望 | 第98-99页 |
致谢 | 第99-101页 |