首页--工业技术论文--无线电电子学、电信技术论文--无线通信论文--移动通信论文--蜂窝式移动通信系统(大哥大、移动电话手机)论文--码分多址(CDMA)移动通信论文

基于GSM/WCDMA/TDS-CDMA标准的带通∑△调制器研究与设计

目录第2-5页
图表索引第5-8页
摘要第8-9页
Abstract第9页
第1章 引言第10-13页
    1.1 研究背景第10-11页
    1.2 本文工作第11-12页
    1.3 论文结构第12-13页
第2章 无线通信接收机中的模数转换器第13-30页
    2.1 接收机架构介绍第13-17页
        2.1.1 理想软件无线电接收机第14页
        2.1.2 超外差接收机第14-16页
        2.1.3 零中频接收机第16页
        2.1.4 低中频接收机第16-17页
        2.1.5 数字中频接收机第17页
    2.2 模数转换器原理概述第17-21页
        2.2.1 采样第18-19页
        2.2.2 量化和编码第19-21页
    2.3 Nyquist型模数转换器第21-25页
        2.3.1 快闪型模数转换器第22页
        2.3.2 两步式模数转换器第22-23页
        2.3.3 流水线型模数转换器第23-24页
        2.3.4 Nyquist型ADC的局限性第24-25页
    2.4 过采样型模数转换器第25-28页
        2.4.1 Σ△ADC的构成第25页
        2.4.2 噪声整形第25-26页
        2.4.3 ADC性能指标第26-28页
    2.5 Σ△调制器的设计方法第28-29页
    2.6 本章小结第29-30页
第3章 带通Σ△调制器第30-50页
    3.1 由低通到带通的转换第30-32页
    3.2 带通Σ△调制器谐振器的性能指标第32-34页
    3.3 带通Σ△调制器谐振器的电路实现第34-36页
    3.4 带通Σ△调制器结构类型的比较第36-45页
        3.4.1 离散时间和连续时间第36-40页
        3.4.2 单环和级联第40-42页
        3.4.3 一位与多位量化第42-45页
    3.5 带通Σ△模数转换器研究现状概述第45-49页
    3.6 本章小结第49-50页
第4章 带通Σ调制器系统设计第50-74页
    4.1 带通Σ△调制器设计参数第50页
    4.2 离散时间带通Σ△调制器拓扑结构选择第50-57页
        4.2.1 由低通积分器构造的带通Σ△调制器第51页
        4.2.2 多路反馈带通Σ△调制器第51-52页
        4.2.3 前馈结构的带通Σ△调制器第52页
        4.2.4 利用噪声耦合技术的前馈Σ△调制器第52-54页
        4.2.5 可调谐带通Σ△调制器第54-55页
        4.2.6 本文提出的结构第55-57页
    4.3 稳定性分析第57-63页
        4.3.1 根轨迹图原理第57-59页
        4.3.2 本文提出结构的稳定性分析第59-63页
    4.4 非理想因素分析第63-73页
        4.4.1 运放的非理想因素第63-67页
        4.4.2 开关的非理想特性第67-68页
        4.4.3 噪声影响第68-69页
        4.4.4 双采样结构双通道间的电容失配第69-71页
        4.4.5 时钟的非理想特性第71-72页
        4.4.6 内部DAC的非理想性第72-73页
    4.5 本章小结第73-74页
第5章 带通Σ△调制器电路设计第74-90页
    5.1 调制器电路整体构成第74页
    5.2 谐振器设计第74-77页
        5.2.1 本文采用的可调谐谐振器结构第74-77页
        5.2.2 栅压自举开关第77页
    5.3 有源加法器设计第77-78页
    5.4 运算放大器设计第78-83页
        5.4.1 运放结构的选择第80-81页
        5.4.2 两级全差分运放的设计第81-82页
        5.4.3 运放偏置电路设计第82-83页
        5.4.4 共模反馈第83页
        5.4.5 运放性能总结第83页
    5.5 4比特量化器设计第83-85页
    5.6 时钟产生电路设计第85-87页
    5.7 基准电压和电流源的设计第87页
    5.8 电路前仿结果第87-89页
    5.9 本章小结第89-90页
第6章 芯片实现与实验结果第90-99页
    6.1 版图设计第90-93页
    6.2 后仿结果第93-94页
    6.3 测试方案设计第94-95页
        6.3.1 测试原理第94页
        6.3.2 本文测试方案第94-95页
    6.4 测试结果第95-97页
    6.5 性能总结第97-98页
    6.6 本章小结第98-99页
第7章 总结与展望第99-101页
    7.1 本文工作总结第99页
    7.2 未来工作展望第99-101页
参考文献第101-107页
发表论文列表第107-108页
致谢第108-109页

论文共109页,点击 下载论文
上一篇:协作中继网络的功率分配与中继选择研究
下一篇:电流型D类射频功率放大器与数字发射机研究与设计