混沌扩频序列及其在突发通信中的应用
摘要 | 第5-6页 |
abstract | 第6-7页 |
第1章 绪论 | 第11-17页 |
1.1 研究背景与意义 | 第11-12页 |
1.2 国内外发展现状 | 第12-14页 |
1.3 本文研究工作和内容安排 | 第14-17页 |
第2章 混沌突发扩频通信系统关键技术 | 第17-39页 |
2.1 级联混沌序列的设计及分析 | 第17-24页 |
2.1.1 级联混沌序列设计 | 第18-19页 |
2.1.2 混沌序列的二进制化方法 | 第19-20页 |
2.1.3 级联混沌序列性能分析 | 第20-22页 |
2.1.4 级联混沌序列的优选 | 第22-24页 |
2.2 突发通信信号发射 | 第24-29页 |
2.2.1 差分编码 | 第24-25页 |
2.2.2 扩频调制 | 第25-26页 |
2.2.3 成形滤波 | 第26-29页 |
2.2.4 QPSK调制 | 第29页 |
2.3 突发通信信号解调 | 第29-37页 |
2.3.1 信号捕获技术研究 | 第29-32页 |
2.3.2 载波跟踪技术研究 | 第32-33页 |
2.3.3 伪码跟踪技术研究 | 第33-36页 |
2.3.4 QPSK信号解调 | 第36-37页 |
2.4 本章小结 | 第37-39页 |
第3章 混沌突发扩频通信系统方案设计 | 第39-53页 |
3.1 系统技术指标 | 第39页 |
3.2 系统总体方案设计 | 第39-43页 |
3.2.1 混沌突发通信发射方案设计 | 第40页 |
3.2.2 混沌突发通信捕获方案设计 | 第40-43页 |
3.2.3 混沌突发通信跟踪解调方案设计 | 第43页 |
3.3 混沌突发通信发射建模仿真 | 第43-44页 |
3.4 混沌突发通信解调建模仿真 | 第44-50页 |
3.4.1 粗捕获单元仿真 | 第45-47页 |
3.4.2 载波跟踪仿真 | 第47-48页 |
3.4.3 伪码跟踪 | 第48-49页 |
3.4.4 数据解调 | 第49-50页 |
3.5 混沌突发扩频通信可行性论证 | 第50-52页 |
3.5.1 系统增益角度的可行性论证 | 第50-51页 |
3.5.2 捕获方案的可行性论证 | 第51-52页 |
3.6 本章小结 | 第52-53页 |
第4章 混沌突发扩频通信系统软硬件实现 | 第53-69页 |
4.1 混沌突发通信系统总体框图 | 第53-55页 |
4.1.1 信号处理主控器件 | 第54页 |
4.1.2 ADC采样模块设计 | 第54-55页 |
4.1.3 DAC数模转换设计 | 第55页 |
4.2 混沌突发扩频通信的FPGA实现 | 第55-62页 |
4.2.1 直扩信号调制的FPGA实现 | 第55-57页 |
4.2.2 粗捕获的FPGA实现 | 第57-59页 |
4.2.3 跟踪的FPGA实现 | 第59-61页 |
4.2.4 解调单元的FPGA实现 | 第61-62页 |
4.3 资源占用和时序约束 | 第62-65页 |
4.3.1 硬件资源占用情况 | 第62-63页 |
4.3.2 时序约束验证 | 第63-65页 |
4.4 上位机软件 | 第65-67页 |
4.4.1 上位机界面 | 第65页 |
4.4.2 上位机功能介绍 | 第65-67页 |
4.5 本章小结 | 第67-69页 |
第5章 混沌突发扩频通信系统硬件测试 | 第69-79页 |
5.1 混沌突发通信系统硬件测试平台 | 第69-70页 |
5.2 混沌突发通信系统功能测试 | 第70-74页 |
5.2.1 发射功能测试 | 第70-71页 |
5.2.2 解调功能测试 | 第71-74页 |
5.3 混沌突发通信系统性能测试 | 第74-77页 |
5.4 本章小结 | 第77-79页 |
结论 | 第79-81页 |
参考文献 | 第81-85页 |
致谢 | 第85页 |