摘要 | 第4-5页 |
abstract | 第5页 |
第一章 绪论 | 第9-12页 |
1.1 课题背景与意义 | 第9页 |
1.2 国内外相关产业和技术现状 | 第9-10页 |
1.3 主要研究内容与结构 | 第10-12页 |
第二章 Sigma-Delta ADC基本原理 | 第12-31页 |
2.1 Sigma-Delta ADC概述 | 第12-17页 |
2.1.1 奈奎斯特ADC | 第12-13页 |
2.1.2 过采样技术 | 第13-15页 |
2.1.3 噪声整形技术 | 第15-16页 |
2.1.4 Sigma-Delta ADC | 第16-17页 |
2.2 Sigma-Delta调制器基本原理 | 第17-22页 |
2.2.1 一阶单环结构Sigma-Delta调制器 | 第17-18页 |
2.2.2 高阶单环结构Sigma-Delta调制器 | 第18-20页 |
2.2.3 级联结构的Sigma-Delta调制器 | 第20-21页 |
2.2.4 离散时间和连续时间调制器的比较 | 第21页 |
2.2.5 一位量化与多位量化比较 | 第21-22页 |
2.3 数字抽取滤波器基本原理 | 第22-28页 |
2.3.1 数字滤波器 | 第22-23页 |
2.3.2 多速率信号处理系统 | 第23-24页 |
2.3.3 信号抽取 | 第24-25页 |
2.3.4 积分梳状滤波器 | 第25-28页 |
2.4 Sigma-Delta ADC主要性能指标 | 第28-30页 |
2.5 本章小结 | 第30-31页 |
第三章 Sigma-Delta ADC的系统设计 | 第31-42页 |
3.1 设计指标 | 第31页 |
3.2 Sigma-Delta ADC系统结构 | 第31页 |
3.3 Sigma-Delta调制器拓扑结构及相关参数确定 | 第31-32页 |
3.4 数字抽取滤波器拓扑结构及相关参数确定 | 第32-35页 |
3.4.1 CIC抽取滤波器级数确定 | 第32页 |
3.4.2 CIC抽取滤波器拓扑结构与抽取率的确定 | 第32-35页 |
3.5 Sigma-Delta ADC系统建模 | 第35-39页 |
3.6 Sigma-Delta ADC性能仿真 | 第39-40页 |
3.7 非理想因素介绍 | 第40页 |
3.8 本章小结 | 第40-42页 |
第四章 Sigma-Delta调制器的电路设计 | 第42-56页 |
4.1 整体电路结构设计 | 第42页 |
4.2 开关电容积分器设计 | 第42-45页 |
4.2.1 开关设计 | 第42-43页 |
4.2.2 全差分开关电容积分器设计 | 第43-45页 |
4.3 全差分运算放大器模块设计 | 第45-50页 |
4.3.1 全差分运算放大器 | 第45-47页 |
4.3.2 共模反馈电路 | 第47-49页 |
4.3.3 全差分运算放大器性能仿真 | 第49-50页 |
4.4 一位量化器设计 | 第50-52页 |
4.5 一位反馈DAC设计 | 第52-53页 |
4.6 两相非交叠时钟电路设计 | 第53-54页 |
4.7 调制器噪声抵消单元设计 | 第54页 |
4.8 Sigma-Delta调制电路性能仿真 | 第54-55页 |
4.9 本章小结 | 第55-56页 |
第五章 Sigma-Delta ADC数字部分电路前端设计 | 第56-61页 |
5.1 调制器噪声抵消单元RTL代码设计 | 第56页 |
5.2 CIC抽取滤波器的RTL代码设计 | 第56-57页 |
5.3 时钟分频模块RTL代码设计 | 第57-58页 |
5.4 串行接口及控制模块的RTL代码设计 | 第58-59页 |
5.5 ADC数字部分综合与验证 | 第59-60页 |
5.6 本章小结 | 第60-61页 |
第六章 Sigma-Delta ADC整体电路设计与仿真 | 第61-68页 |
6.1 Sigma-Delta ADC电路结构 | 第61-62页 |
6.2 Sigma-Delta ADC版图设计 | 第62-65页 |
6.2.1 Sigma-Delta调制器版图设计 | 第62-64页 |
6.2.2 ADC数字部分后端设计 | 第64-65页 |
6.3 Sigma-Delta ADC整体电路版图 | 第65-67页 |
6.4 本章小结 | 第67-68页 |
第七章 总结与展望 | 第68-69页 |
7.1 总结 | 第68页 |
7.2 展望 | 第68-69页 |
参考文献 | 第69-73页 |
攻读学位期间公开发表的论文与专利申请 | 第73-74页 |
致谢 | 第74-75页 |