基于FPGA的雷达信号分选算法研究与实现
摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第7-17页 |
1.1 引言 | 第7页 |
1.2 研究背景 | 第7-10页 |
1.3 研究目的和意义 | 第10-12页 |
1.4 国内外研究现状 | 第12-15页 |
1.4.1 分选算法研究现状 | 第12-14页 |
1.4.2 分选的硬件实现技术发展现状 | 第14-15页 |
1.5 论文结构安排 | 第15-17页 |
第二章 雷达信号分选算法 | 第17-28页 |
2.1 基于TOA参数时域去交错 | 第17-22页 |
2.1.1 CDIF直方图算法 | 第17-20页 |
2.1.2 SDIF直方图算法 | 第20-22页 |
2.2 参数关联算法 | 第22-23页 |
2.3 聚类法 | 第23-27页 |
2.3.1 加权距离聚类 | 第24-26页 |
2.3.2 BFSN聚类 | 第26-27页 |
2.4 小结 | 第27-28页 |
第三章 基于FPGA的雷达信号分选实现研究 | 第28-58页 |
3.1 基于FPGA数字信号处理简介 | 第28-34页 |
3.1.1 FPGA芯片简介 | 第28-31页 |
3.1.2 基本运算的FPGA实现 | 第31-32页 |
3.1.2.1 加减法器 | 第31页 |
3.1.2.2 乘法器 | 第31-32页 |
3.1.2.3 除法器 | 第32页 |
3.1.3 FPGA的时序模型 | 第32-34页 |
3.2 分选总体架构设计 | 第34-38页 |
3.3 分选子模块设计 | 第38-58页 |
3.3.1 雷达数据库 | 第38-39页 |
3.3.2 已知信号预分选模块 | 第39-42页 |
3.3.2.1 参数关联算法的FPGA实现 | 第40-41页 |
3.3.2.2 加权距离算法的FPGA实现 | 第41-42页 |
3.3.3 未知信号预分选模块 | 第42-50页 |
3.3.3.1 直接邻居计算 | 第43-44页 |
3.3.3.2 邻居关系矩阵 | 第44-46页 |
3.3.3.3 聚类参数计算 | 第46-47页 |
3.3.3.4 模块功能仿真 | 第47-50页 |
3.3.4 主分选模块 | 第50-56页 |
3.3.4.1 PRI参数估计 | 第51-53页 |
3.3.4.2 子序列搜索 | 第53-55页 |
3.3.4.3 模块功能仿真 | 第55-56页 |
3.3.5 雷达数据库的更新 | 第56-58页 |
第四章 基于FPGA的雷达信号分选硬件平台设计 | 第58-76页 |
4.1 器件选型 | 第58-59页 |
4.1.1 FPGA芯片选择 | 第58-59页 |
4.1.2 电源芯片选择 | 第59页 |
4.1.3 其他外围设备 | 第59页 |
4.2 硬件模块设计 | 第59-67页 |
4.2.1 电源模块 | 第60-61页 |
4.2.2 配置模块 | 第61-65页 |
4.2.3 通信模块 | 第65-66页 |
4.2.4 其他模块 | 第66-67页 |
4.3 硬件平台PCB的布局与布线 | 第67-71页 |
4.3.1 PCB的布局 | 第67-69页 |
4.3.2 PCB的布线 | 第69-71页 |
4.4 FPGA的综合、布局与布线 | 第71-73页 |
4.5 测试软件设计 | 第73-76页 |
第五章 雷达信号FPGA分选实验 | 第76-86页 |
5.1 实验条件设置与数据产生 | 第76-79页 |
5.2 实验过程 | 第79-81页 |
5.3 实验结果与分析 | 第81-84页 |
5.4 结论 | 第84-86页 |
第六章 总结与展望 | 第86-88页 |
致谢 | 第88-89页 |
参考文献 | 第89-93页 |
附录A 研究生在校期间发表学术论文情况 | 第93页 |