摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 示波器概述 | 第8-9页 |
1.2 课题研究背景及意义 | 第9页 |
1.3 论文关键技术和主要工作 | 第9-10页 |
1.4 论文结构和内容安排 | 第10-12页 |
第二章 系统框架结构 | 第12-18页 |
2.1 示波器整体框架简介 | 第12-13页 |
2.2 采集板卡结构 | 第13-14页 |
2.3 FPGA选型 | 第14-17页 |
2.3.1 FPGA简介 | 第14-16页 |
2.3.2 关键资源估算 | 第16-17页 |
2.4 本章小结 | 第17-18页 |
第三章 数据采集模块的设计实现 | 第18-48页 |
3.1 功能分析 | 第18页 |
3.2 总体框图 | 第18-19页 |
3.3 高速数据降频接收 | 第19-26页 |
3.3.1 所用ADC简介 | 第19-24页 |
3.3.2 FPGA内部降频电路 | 第24-26页 |
3.4 各采集模式下的数据处理 | 第26-37页 |
3.4.1 普通采样模式数据处理 | 第27-30页 |
3.4.2 高分辨率采样模式数据处理 | 第30-33页 |
3.4.3 峰值采样模式数据处理 | 第33-35页 |
3.4.4 包络采样模式数据处理 | 第35-37页 |
3.5 SRAM读写控制模块的设计实现 | 第37-41页 |
3.6 数据采集控制 | 第41-44页 |
3.7 实现结果验证 | 第44-47页 |
3.7.1 降频接收模块验证 | 第44-45页 |
3.7.2 SRAM读写控制验证 | 第45-46页 |
3.7.3 四种采样模式的实现验证 | 第46-47页 |
3.8 本章小结 | 第47-48页 |
第四章 荧光显示模块的设计实现 | 第48-68页 |
4.1 功能分析 | 第48页 |
4.2 总体框图 | 第48-49页 |
4.3 数据读取缓存模块 | 第49-52页 |
4.4 频度值统计模块 | 第52-55页 |
4.5 等级值转换传输模块 | 第55-58页 |
4.5.1 控制流程 | 第55-56页 |
4.5.2 频度值与等级值的转换 | 第56-57页 |
4.5.3 等级值传输FIFO的设计 | 第57-58页 |
4.6 消隐模块 | 第58-59页 |
4.7 波形合并转换模块 | 第59-64页 |
4.7.1 等级值合并RAM | 第59-60页 |
4.7.2 网格数据ROM | 第60页 |
4.7.3 等级值合并 | 第60-61页 |
4.7.4 RGB转换 | 第61-64页 |
4.8 实现结果与验证 | 第64-67页 |
4.8.1 荧光显示效果验证 | 第64-65页 |
4.8.2 消隐效果验证 | 第65页 |
4.8.3 波形叠加效果验证 | 第65-66页 |
4.8.4 波形更新率验证 | 第66-67页 |
4.9 本章小结 | 第67-68页 |
第五章 命令数据传输接口设计实现 | 第68-76页 |
5.1 功能分析 | 第68页 |
5.2 总体框图 | 第68-69页 |
5.3 PCI9054 Local端接口模块设计实现 | 第69-72页 |
5.3.1 PCI9054简介 | 第69-70页 |
5.3.2 Local端接口模块设计 | 第70-72页 |
5.4 地址空间划分 | 第72-73页 |
5.5 实现结果与验证 | 第73-75页 |
5.6 本章小结 | 第75-76页 |
第六章 总结与展望 | 第76-78页 |
6.1 总结 | 第76-77页 |
6.2 展望 | 第77-78页 |
致谢 | 第78-80页 |
参考文献 | 第80-81页 |