| 摘要 | 第5-6页 |
| Abstract | 第6页 |
| 第1章 绪论 | 第10-14页 |
| 1.1 论文的研究意义 | 第10-11页 |
| 1.2 发展现状 | 第11-12页 |
| 1.3 论文主要研究内容和结构 | 第12-14页 |
| 第2章 ADC原理 | 第14-26页 |
| 2.1 ADC概述 | 第14-15页 |
| 2.1.1 ADC的分类 | 第14-15页 |
| 2.1.2 ADC的性能指标 | 第15页 |
| 2.2 过采样ADC原理 | 第15-19页 |
| 2.2.1 过采样技术 | 第17-18页 |
| 2.2.2 噪声整形技术 | 第18-19页 |
| 2.3 Sigma Delta调制器 | 第19-26页 |
| 2.3.1 一阶Sigma Delta调制器 | 第20-23页 |
| 2.3.2 二阶Sigma Delta调制器 | 第23-24页 |
| 2.3.3 高阶Sigma Delta调制器 | 第24-25页 |
| 2.3.4 多位量化Sigma Delta调制器 | 第25-26页 |
| 第3章 行为级仿真 | 第26-38页 |
| 3.1 积分器非理想因素 | 第26-31页 |
| 3.1.1 采样时钟抖动 | 第26-27页 |
| 3.1.2 MOS开关非线性 | 第27页 |
| 3.1.3 KT/C噪声 | 第27-29页 |
| 3.1.4 运放热噪声 | 第29页 |
| 3.1.5 运放有限直流增益 | 第29-30页 |
| 3.1.6 运放有限单位增益带宽和压摆率 | 第30-31页 |
| 3.2 调制器结构的制定 | 第31-32页 |
| 3.3 Sigma Delta调制器的行为级设计流程 | 第32-37页 |
| 3.3.1 Sigma Delta Toolbox | 第32-34页 |
| 3.3.2 Simulink系统级建模 | 第34-37页 |
| 3.4 本章小结 | 第37-38页 |
| 第4章 Sigma Delta调制器的电路设计及仿真 | 第38-56页 |
| 4.1 带隙基准的设计 | 第38-42页 |
| 4.1.1 带隙基准基本原理 | 第38-40页 |
| 4.1.2 带隙基准电压的设计 | 第40-42页 |
| 4.2 两相不交叠时钟的设计 | 第42页 |
| 4.3 开关电容积分器的设计 | 第42-48页 |
| 4.3.1 运算放大器的设计 | 第43-47页 |
| 4.3.2 采样开关的设计 | 第47-48页 |
| 4.4 求和电路的设计 | 第48-49页 |
| 4.5 比较电路的设计 | 第49-51页 |
| 4.6 整体电路的仿真及验证 | 第51-54页 |
| 4.6.1 时域仿真结果与分析 | 第51-53页 |
| 4.6.2 频域仿真结果与分析 | 第53-54页 |
| 4.7 优化总结 | 第54-56页 |
| 第5章 Sigma Delta调制器整体版图设计及后仿真 | 第56-60页 |
| 第6章 结论 | 第60-62页 |
| 参考文献 | 第62-66页 |
| 攻读硕士学位期间所发表的学术论文 | 第66-68页 |
| 致谢 | 第68页 |