LDPC码的快速译码算法研究与关键模块电路设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·信道编码概述 | 第7-8页 |
·LDPC 码的产生与发展 | 第8-10页 |
·校验矩阵 H 的构造 | 第9页 |
·译码算法研究 | 第9页 |
·性能分析方法 | 第9-10页 |
·LDPC 码的工程应用 | 第10页 |
·本文研究的重点和工作 | 第10-13页 |
第二章 LDPC 码概述 | 第13-21页 |
·LDPC 码的定义 | 第13页 |
·LDPC 码的 Tanner 图表示 | 第13-15页 |
·LDPC 码的编码 | 第15-19页 |
·基于三角形校验矩阵的编码 | 第15-16页 |
·LDPC 码的迭代编码 | 第16-18页 |
·循环码和准循环码的编码 | 第18-19页 |
·本章小结 | 第19-21页 |
第三章 基于有限域的几何码构造 | 第21-29页 |
·有限域基础 | 第21-23页 |
·欧氏有限几何 LDPC 码 | 第23-26页 |
·欧氏有限几何 | 第23-25页 |
·I 型欧氏几何码 | 第25-26页 |
·II 型欧氏几何码 | 第26页 |
·射影有限几何 LDPC 码 | 第26-28页 |
·本章小结 | 第28-29页 |
第四章 LDPC 译码算法研究 | 第29-39页 |
·LDPC 码信道编译码系统模型 | 第29-30页 |
·用对数似然比表示的 BP 算法 | 第30-32页 |
·比特翻转类译码算法 | 第32-35页 |
·基本 BF 译码算法 | 第32-33页 |
·加权比特翻转(WBF)类译码算法 | 第33页 |
·一种并行 BF 译码算法(PWBF) | 第33-35页 |
·译码算法仿真 | 第35-37页 |
·本章小结 | 第37-39页 |
第五章 快速译码算法及关键模块电路设计 | 第39-57页 |
·快速加权比特翻转算法 | 第39-42页 |
·Fast-MWBF 算法描述 | 第39-40页 |
·仿真及性能分析 | 第40-42页 |
·排序算法简介 | 第42-44页 |
·基于二叉树的选择排序(XS)算法 | 第42-43页 |
·树形结构网络(TS)算法 | 第43-44页 |
·算法关键模块硬件实现技术 | 第44-52页 |
·基本比较单元结构 | 第44页 |
·比特可靠性度量值查找 | 第44-47页 |
·比特翻转位置选择电路 | 第47-52页 |
·算法复杂度分析 | 第52-55页 |
·本章小结 | 第55-57页 |
第六章 结束语 | 第57-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-63页 |