基于FPGA的SD卡控制器设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-17页 |
| ·论文研究的背景 | 第9-13页 |
| ·论文研究的目的和意义 | 第13-14页 |
| ·国内外的研究情况 | 第14-16页 |
| ·研究目标及主要内容 | 第16-17页 |
| 第2章 SD存储卡与控制器相关协议规范 | 第17-33页 |
| ·SD存储卡规范简介 | 第17-23页 |
| ·SD卡的引脚 | 第17-20页 |
| ·SD卡的基本寄存器简介 | 第20-21页 |
| ·SD卡的命令与命令组 | 第21-23页 |
| ·SD存储卡的工作状态 | 第23页 |
| ·SD卡控制器的规范 | 第23-31页 |
| ·SD卡主控制器寄存器简介 | 第24-27页 |
| ·暂停与恢复机理 | 第27页 |
| ·主控制器的Buffer控制 | 第27-30页 |
| ·控制器电源状态 | 第30-31页 |
| ·SD卡控制器的规格要求 | 第31-32页 |
| ·本章小结 | 第32-33页 |
| 第3章 SD卡控制器的工作原理和结构 | 第33-49页 |
| ·SD卡控制器的工作原理 | 第33-34页 |
| ·SD存储卡与SD卡控制器的总线连接方式 | 第34-41页 |
| ·SD总线模式 | 第34-36页 |
| ·SPI总线模式 | 第36-37页 |
| ·UHS-Ⅱ总线模式 | 第37-41页 |
| ·SD卡控制器的结构 | 第41-48页 |
| ·SD IO模块 | 第43-44页 |
| ·SD时钟控制模块 | 第44-46页 |
| ·Buffer控制模块 | 第46页 |
| ·Tuning模块 | 第46页 |
| ·DMA IF模块 | 第46-47页 |
| ·命令和数据控制模块 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 第4章 主要模块的设计 | 第49-70页 |
| ·SD_CLK模块 | 第49-55页 |
| ·DCM的组成与功能介绍 | 第49-50页 |
| ·DCM的设置 | 第50-52页 |
| ·DCM的控制逻辑 | 第52-55页 |
| ·DMA控制模块 | 第55-63页 |
| ·重要寄存器 | 第55-57页 |
| ·DMA控制器的结构 | 第57-58页 |
| ·双口RAM的实现 | 第58-60页 |
| ·Buffer RAM的实现 | 第60-63页 |
| ·Tuning控制模块 | 第63-69页 |
| ·Tuning的流程 | 第63-64页 |
| ·硬件逻辑的设计 | 第64-69页 |
| ·本章小结 | 第69-70页 |
| 第5章 SD卡控制器的FPGA验证 | 第70-75页 |
| ·FPGA开发板介绍 | 第70-72页 |
| ·FPGA验证 | 第72-74页 |
| ·本章小结 | 第74-75页 |
| 第6章 总结与展望 | 第75-77页 |
| 参考文献 | 第77-79页 |
| 致谢 | 第79页 |