摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·研究背景及意义 | 第7-8页 |
·研究现状和发展趋势 | 第8-10页 |
·雷达采集存储系统现状和发展趋势 | 第8-9页 |
·雷达信号处理系统现状和发展趋势 | 第9-10页 |
·论文内容及安排 | 第10-11页 |
第二章 雷达信号处理分系统设计 | 第11-17页 |
·雷达信号处理分系统主要组成 | 第11-12页 |
·雷达信号处理分系统主要功能 | 第12-13页 |
·雷达信号处理分系统中常用 FPGA 设计方法 | 第13-16页 |
·本章小结 | 第16-17页 |
第三章 采集存储系统的设计 | 第17-37页 |
·采集存储系统的硬件平台 | 第17-18页 |
·数字下变频器的设计 | 第18-27页 |
·数字下变频的基本原理 | 第19-21页 |
·数字下变频方法 | 第21-23页 |
·数字下变频仿真 | 第23-25页 |
·数字下变频器的 FPGA 设计 | 第25-27页 |
·数据传输与存储的设计 | 第27-32页 |
·数据采集开窗和打包处理 | 第28-29页 |
·数据采集系统数据传输控制 | 第29-30页 |
·PCI9054 的局部接口设计 | 第30-32页 |
·采集数据提取与分析 | 第32-35页 |
·本章小结 | 第35-37页 |
第四章 雷达信号检测算法的实现 | 第37-51页 |
·FPGA+4 片 DSP 硬件平台 | 第37-38页 |
·恒虚警检测及非相干积累理论基础 | 第38-43页 |
·恒虚警检测的基本原理 | 第38-39页 |
·瑞利杂波环境下的恒虚警率的设计 | 第39-41页 |
·非相参积累理论知识 | 第41-43页 |
·雷达信号检测的 FPGA 设计与实现 | 第43-50页 |
·恒虚警处理 | 第43-47页 |
·非相干积累 | 第47-48页 |
·与终端通信模块 | 第48-50页 |
·本章小结 | 第50-51页 |
第五章 基于 PCI 总线主机与多 DSP 通信设计 | 第51-71页 |
·FPGA+8 片 DSP 硬件平台 | 第51-52页 |
·PCI 总线协议介绍 | 第52-59页 |
·PCI 信号定义 | 第53-55页 |
·PCI 总线操作 | 第55-58页 |
·PCI 配置空间 | 第58-59页 |
·主机与多 DSP 通信 FPGA 设计 | 第59-66页 |
·PCI 局部总线的设计 | 第61-62页 |
·PCI 逻辑设计读写测试 | 第62-64页 |
·FPGA 时序设计 | 第64-66页 |
·主机与多 DSP 通信测试结果 | 第66-69页 |
·本章小结 | 第69-71页 |
第六章 总结与展望 | 第71-73页 |
致谢 | 第73-75页 |
参考文献 | 第75-77页 |
硕士期间科研成果 | 第77-78页 |