FPGA互连资源评估与设计
| 摘要 | 第1-3页 |
| Abstract | 第3-4页 |
| 目录 | 第4-6页 |
| 1 引言 | 第6-15页 |
| ·FPGA简介 | 第6-13页 |
| ·FPGA发展 | 第6-7页 |
| ·FPGA硬件结构 | 第7-11页 |
| ·FPGA软件系统 | 第11-13页 |
| ·主要研究工作 | 第13-14页 |
| ·论文组织 | 第14-15页 |
| 2 研究背景 | 第15-24页 |
| ·FPGA互连结构分类 | 第15-17页 |
| ·FPGA结构描述方式 | 第17-18页 |
| ·FPGA互连资源评估与设计 | 第18-22页 |
| ·FPGA布线算法 | 第22页 |
| ·本章小结 | 第22-24页 |
| 3 FPGA互连资源评估 | 第24-31页 |
| ·FPGA布线资源图与环 | 第24-26页 |
| ·布线资源图 | 第24页 |
| ·布线中的广度优先搜索算法 | 第24-26页 |
| ·布线资源图中的环 | 第26页 |
| ·布线资源图最小环大小 | 第26-30页 |
| ·布线资源图最小环大小的评估方法 | 第26-27页 |
| ·计算有向图最小环大小的算法 | 第27-28页 |
| ·计算无向图最小环大小的算法 | 第28-29页 |
| ·计算图的最小环大小算法的分析 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 4 FPGA互连资源设计 | 第31-60页 |
| ·最小环最大化的设计方法 | 第31页 |
| ·以最小环最大化法设计开关盒 | 第31-38页 |
| ·岛型FPGA开关盒 | 第31-32页 |
| ·开关盒的布线资源图 | 第32-33页 |
| ·最小环的优化目标 | 第33-35页 |
| ·线网的重新排序 | 第35页 |
| ·遍历与选择 | 第35-36页 |
| ·MLM开关盒结构 | 第36-38页 |
| ·以最小环最大化法设计GRM | 第38-59页 |
| ·Tile型FPGA结构的描述 | 第38-49页 |
| ·Tile型FPGA互连资源的参数化描述 | 第49-56页 |
| ·Tile型FPGA中GRM参数化生成 | 第56-59页 |
| ·本章小结 | 第59-60页 |
| 5 实验结果和分析 | 第60-65页 |
| ·实验环境 | 第60页 |
| ·布通率比较实验 | 第60-62页 |
| ·时序比较实验 | 第62-64页 |
| ·实验分析 | 第64页 |
| ·本章小结 | 第64-65页 |
| 6 总结和展望 | 第65-67页 |
| ·工作总结 | 第65页 |
| ·本文创新点概括 | 第65页 |
| ·未来工作展望 | 第65-67页 |
| 参考文献 | 第67-70页 |
| 攻读学位期间科研成果 | 第70-71页 |
| 致谢 | 第71-72页 |