X流处理器微控制器的研究与实现
| 摘要 | 第1-11页 |
| ABSTRACT | 第11-12页 |
| 第一章 绪论 | 第12-18页 |
| ·研究背景 | 第12-14页 |
| ·新型流体系结构的研究现状 | 第14-16页 |
| ·论文的主要工作 | 第16-17页 |
| ·论文结构 | 第17-18页 |
| 第二章 X流处理器系统结构 | 第18-31页 |
| ·X流处理器结构 | 第18-24页 |
| ·流存储控制器 | 第18-19页 |
| ·流寄存器文件 | 第19-21页 |
| ·流控制器 | 第21-22页 |
| ·运算群 | 第22-24页 |
| ·微控制器 | 第24页 |
| ·X处理器的存储层次模型 | 第24-26页 |
| ·三级存储层次 | 第24-26页 |
| ·三级局部性 | 第26页 |
| ·X处理器的程序设计模型 | 第26-29页 |
| ·流级程序 | 第27-28页 |
| ·核心级程序 | 第28-29页 |
| ·流程序的编译过程 | 第29页 |
| ·小结 | 第29-31页 |
| 第三章 微控制器的设计 | 第31-46页 |
| ·微控制器的流水线 | 第31-34页 |
| ·X处理器的指令格式 | 第31-32页 |
| ·核心级流水线 | 第32-34页 |
| ·微码存储器的设计 | 第34-40页 |
| ·SRAM半频设计 | 第34-35页 |
| ·微码存储器的实现 | 第35-38页 |
| ·指令的作废 | 第38-40页 |
| ·寄存器文件设计 | 第40-41页 |
| ·UCRF | 第41页 |
| ·UCONDRF | 第41页 |
| ·控制单元设计 | 第41-44页 |
| ·FetDec_Stage | 第41-42页 |
| ·UC_Pipeline | 第42-44页 |
| ·流缓冲器ready队列设计 | 第44-45页 |
| ·小结 | 第45-46页 |
| 第四章 X流处理器的软件流水 | 第46-56页 |
| ·软件流水的原理 | 第46-47页 |
| ·显性隐藏填充、排空代码的软件流水实现原理 | 第47-49页 |
| ·状态寄存器的添设 | 第49-53页 |
| ·软件流水的几个关键状态 | 第49-50页 |
| ·寄存器信息的更新 | 第50-53页 |
| ·指令stage域的添设 | 第53页 |
| ·显性隐藏填充、排空代码的软件流水的工作流程 | 第53-55页 |
| ·小结 | 第55-56页 |
| 第五章 软件流水的测试 | 第56-60页 |
| ·X处理器的测试平台 | 第56-57页 |
| ·软件流水机制的验证 | 第57-59页 |
| ·小结 | 第59-60页 |
| 第六章 结束语 | 第60-61页 |
| 致谢 | 第61-62页 |
| 参考文献 | 第62-65页 |
| 作者在学期间发表的论文 | 第65页 |