| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 第一章 绪论 | 第12-15页 |
| ·课题背景 | 第12-13页 |
| ·片上网络研究动态 | 第13页 |
| ·论文结构及内容安排 | 第13-15页 |
| 第二章 片上网络相关概念 | 第15-31页 |
| ·片上网络的拓扑结构 | 第15-18页 |
| ·常用路由技术 | 第18-25页 |
| ·路由算法 | 第25-31页 |
| 第三章 NOC 拓扑结构及相应的路由算法的研究 | 第31-53页 |
| ·2D MESH 结构和2D TORUS 结构的拓扑结构比较 | 第31-32页 |
| ·2D MESH 结构和2D TORUS 结构的路由算法比较 | 第32页 |
| ·2D TORUS 结构的路由算法 | 第32-39页 |
| ·性能仿真 | 第39-53页 |
| 第四章 片上网络硬件测试系统设计 | 第53-62页 |
| ·片上网络硬件测试平台设计思想 | 第53页 |
| ·测试平台的硬件构架 | 第53-55页 |
| ·系统各部分介绍 | 第55-62页 |
| 第五章 基于FPGA 的路由节点设计和实现 | 第62-75页 |
| ·QUARTU56.0 集成开发环境介绍 | 第62-63页 |
| ·FPGA 设计基本思想介绍 | 第63-65页 |
| ·数据包格式 | 第65页 |
| ·路由节点的微结构介绍 | 第65-67页 |
| ·路由节点微结构设计 | 第67-75页 |
| 第六章 路由节点的验证与测试 | 第75-85页 |
| ·FPGA 测试思想和方法介绍 | 第75-77页 |
| ·仿真验证 | 第77-78页 |
| ·路由节点测试流程 | 第78-81页 |
| ·路由节点测试具体实现 | 第81-83页 |
| ·基于FPGA 设计的路由节点的其他结论 | 第83-85页 |
| 第七章 结论与展望 | 第85-87页 |
| ·结论 | 第85页 |
| ·展望 | 第85-87页 |
| 致谢 | 第87-88页 |
| 参考文献 | 第88-90页 |
| 个人简历 | 第90-91页 |
| 攻读硕士学位期间的研究成果 | 第91-92页 |