首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

片上网络路由算法研究及路由节点的FPGA设计

摘要第1-5页
ABSTRACT第5-12页
第一章 绪论第12-15页
   ·课题背景第12-13页
   ·片上网络研究动态第13页
   ·论文结构及内容安排第13-15页
第二章 片上网络相关概念第15-31页
   ·片上网络的拓扑结构第15-18页
   ·常用路由技术第18-25页
   ·路由算法第25-31页
第三章 NOC 拓扑结构及相应的路由算法的研究第31-53页
   ·2D MESH 结构和2D TORUS 结构的拓扑结构比较第31-32页
   ·2D MESH 结构和2D TORUS 结构的路由算法比较第32页
   ·2D TORUS 结构的路由算法第32-39页
   ·性能仿真第39-53页
第四章 片上网络硬件测试系统设计第53-62页
   ·片上网络硬件测试平台设计思想第53页
   ·测试平台的硬件构架第53-55页
   ·系统各部分介绍第55-62页
第五章 基于FPGA 的路由节点设计和实现第62-75页
   ·QUARTU56.0 集成开发环境介绍第62-63页
   ·FPGA 设计基本思想介绍第63-65页
   ·数据包格式第65页
   ·路由节点的微结构介绍第65-67页
   ·路由节点微结构设计第67-75页
第六章 路由节点的验证与测试第75-85页
   ·FPGA 测试思想和方法介绍第75-77页
   ·仿真验证第77-78页
   ·路由节点测试流程第78-81页
   ·路由节点测试具体实现第81-83页
   ·基于FPGA 设计的路由节点的其他结论第83-85页
第七章 结论与展望第85-87页
   ·结论第85页
   ·展望第85-87页
致谢第87-88页
参考文献第88-90页
个人简历第90-91页
攻读硕士学位期间的研究成果第91-92页

论文共92页,点击 下载论文
上一篇:我国信托机构风险管理研究
下一篇:基于无线通信的智能车辆交互系统研究