首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信息论论文

LDPC码编码及译码算法的研究

摘要第1-7页
Abstract第7-8页
前言第8-10页
第一章 绪论第10-18页
   ·数字通信系统第10-11页
   ·信道编码理论第11-12页
   ·纠错编码的发展第12-14页
   ·LDPC码特点和研究现状第14-17页
   ·本章小结第17-18页
第二章 LDPC码的构造第18-30页
   ·LDPC码的定义与结构第18-23页
     ·LDPC码的定义及其描述第18-19页
     ·LDPC码的Tanner图表示第19-21页
     ·正则与非正则的LDPC码第21-22页
     ·二元域与多元域的LDPC码第22-23页
   ·校验矩阵的构造第23-29页
     ·Gallager的构造方法第23-24页
     ·Mackay的构造方法第24-25页
     ·超轻(Ultra-Light)构造方法第25-26页
     ·非正则LDPC码的构造方法第26-27页
     ·其他的构造方法第27-29页
   ·本章小结第29-30页
第三章 LDPC码的译码第30-45页
   ·硬判决译码算法第30-33页
     ·比特翻转算法(BF)第30-32页
     ·加权的比特翻转算法(WBF)第32-33页
   ·软判决译码算法第33-42页
     ·置信传播算法(BP)第33-37页
     ·最小和(Min Sum)算法第37-38页
     ·归一化的最小和(Normalized Min Sum)算法第38-39页
     ·基于迭代可靠性的译码算法第39-42页
   ·译码的噪声门限问题第42-44页
   ·本章小结第44-45页
第四章 LDPC码的编码及VerilogHDL仿真第45-55页
   ·LDPC码的编码方法第45-48页
     ·LDPC码的直接编码第45-46页
     ·基于近似下三角矩阵的有效编码第46-47页
     ·构造半随机校验矩阵H的编码第47页
     ·具有循环码特性的LDPC码的编码第47-48页
     ·基于删除信道LDPC码迭代译码算法的编码第48页
   ·LDPC码编码器的Verilog HDL设计第48-54页
     ·EDA技术和Verilog HDL简介第48-50页
     ·基于近似下三角矩阵的(12,3,6)码的Verilog HDL设计第50-53页
     ·构造半随机校验矩阵的(6,2,3)码的Verilog HDL设计第53-54页
   ·本章小结第54-55页
第五章 LDPC码的性能仿真及BP算法的简化第55-70页
   ·LDPC码的译码性能仿真第55-63页
     ·不同码长的LDPC码性能仿真第55-59页
     ·不同码率的LDPC码性能仿真第59-63页
   ·迭代次数的统计第63-64页
   ·BP算法的门限值与仿真结果的比较第64-65页
   ·BP译码算法的简化第65-69页
   ·本章小结第69-70页
结束语第70-71页
参考文献第71-76页
致谢第76-77页
附录:在读期间发表的论文第77页

论文共77页,点击 下载论文
上一篇:辣椒早熟性状遗传分析、相关基因分子标记及辣椒属栽培种遗传多样性研究
下一篇:工程制图模型虚拟实验系统研究与实现