摘要 | 第1-7页 |
Abstract | 第7-8页 |
前言 | 第8-10页 |
第一章 绪论 | 第10-18页 |
·数字通信系统 | 第10-11页 |
·信道编码理论 | 第11-12页 |
·纠错编码的发展 | 第12-14页 |
·LDPC码特点和研究现状 | 第14-17页 |
·本章小结 | 第17-18页 |
第二章 LDPC码的构造 | 第18-30页 |
·LDPC码的定义与结构 | 第18-23页 |
·LDPC码的定义及其描述 | 第18-19页 |
·LDPC码的Tanner图表示 | 第19-21页 |
·正则与非正则的LDPC码 | 第21-22页 |
·二元域与多元域的LDPC码 | 第22-23页 |
·校验矩阵的构造 | 第23-29页 |
·Gallager的构造方法 | 第23-24页 |
·Mackay的构造方法 | 第24-25页 |
·超轻(Ultra-Light)构造方法 | 第25-26页 |
·非正则LDPC码的构造方法 | 第26-27页 |
·其他的构造方法 | 第27-29页 |
·本章小结 | 第29-30页 |
第三章 LDPC码的译码 | 第30-45页 |
·硬判决译码算法 | 第30-33页 |
·比特翻转算法(BF) | 第30-32页 |
·加权的比特翻转算法(WBF) | 第32-33页 |
·软判决译码算法 | 第33-42页 |
·置信传播算法(BP) | 第33-37页 |
·最小和(Min Sum)算法 | 第37-38页 |
·归一化的最小和(Normalized Min Sum)算法 | 第38-39页 |
·基于迭代可靠性的译码算法 | 第39-42页 |
·译码的噪声门限问题 | 第42-44页 |
·本章小结 | 第44-45页 |
第四章 LDPC码的编码及VerilogHDL仿真 | 第45-55页 |
·LDPC码的编码方法 | 第45-48页 |
·LDPC码的直接编码 | 第45-46页 |
·基于近似下三角矩阵的有效编码 | 第46-47页 |
·构造半随机校验矩阵H的编码 | 第47页 |
·具有循环码特性的LDPC码的编码 | 第47-48页 |
·基于删除信道LDPC码迭代译码算法的编码 | 第48页 |
·LDPC码编码器的Verilog HDL设计 | 第48-54页 |
·EDA技术和Verilog HDL简介 | 第48-50页 |
·基于近似下三角矩阵的(12,3,6)码的Verilog HDL设计 | 第50-53页 |
·构造半随机校验矩阵的(6,2,3)码的Verilog HDL设计 | 第53-54页 |
·本章小结 | 第54-55页 |
第五章 LDPC码的性能仿真及BP算法的简化 | 第55-70页 |
·LDPC码的译码性能仿真 | 第55-63页 |
·不同码长的LDPC码性能仿真 | 第55-59页 |
·不同码率的LDPC码性能仿真 | 第59-63页 |
·迭代次数的统计 | 第63-64页 |
·BP算法的门限值与仿真结果的比较 | 第64-65页 |
·BP译码算法的简化 | 第65-69页 |
·本章小结 | 第69-70页 |
结束语 | 第70-71页 |
参考文献 | 第71-76页 |
致谢 | 第76-77页 |
附录:在读期间发表的论文 | 第77页 |