| 摘要 | 第1-3页 |
| Abstract | 第3-4页 |
| 目录 | 第4-6页 |
| 1 可重构计算背景 | 第6-22页 |
| ·可重构计算简介 | 第8-9页 |
| ·可重构计算发展历史 | 第9-11页 |
| ·现有可重构计算模型 | 第11-20页 |
| ·FPGA | 第12-13页 |
| ·RaPiD | 第13-16页 |
| ·CHESS | 第16-18页 |
| ·KressArray | 第18-20页 |
| ·现有可重构计算模型的比较与分析 | 第20-22页 |
| 2 可重构计算体系结构的设计 | 第22-27页 |
| ·设计目标 | 第22-23页 |
| ·可重构计算体系结构介绍 | 第23-25页 |
| ·协同工作环境介绍 | 第25-27页 |
| 3 可重构计算阵列设计概述 | 第27-37页 |
| ·可重构计算阵列架构 | 第27-28页 |
| ·可重构计算逻辑单元(Logic Cell)架构 | 第28-37页 |
| ·输入/输出路由单元(Input/Output Router) | 第31-34页 |
| ·功能单元(Op_Unit) | 第34-35页 |
| ·配置单元(Config_Unit) | 第35-37页 |
| 4 可重构计算阵列异步电路设计 | 第37-50页 |
| ·异步电路的握手协议和数据编码 | 第37-38页 |
| ·可重构计算逻辑单元异步电路设计 | 第38-50页 |
| ·异步微流水设计 | 第38-43页 |
| ·典型的异步微流水结构 | 第38-41页 |
| ·改进的异步微流水结构 | 第41-43页 |
| ·控制电路设计 | 第43-44页 |
| ·计算电路设计 | 第44-46页 |
| ·异步通信应答信号的路由 | 第46-50页 |
| 5 异步可重构计算阵列实现 | 第50-64页 |
| ·数字流程部分 | 第51-52页 |
| ·定制流程部分 | 第52-55页 |
| ·配置信息 | 第55-62页 |
| ·性能及流片情况 | 第62-64页 |
| 6 映射实例及总结 | 第64-68页 |
| ·映射实例 | 第64-67页 |
| ·总结 | 第67-68页 |
| 参考文献 | 第68-70页 |
| 致谢 | 第70-71页 |
| 研究生期间文章录用情况 | 第71页 |