高速数据发生器数据产生硬件设计
| 中文摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 前言 | 第8-12页 |
| ·国内外数据发生器的发展动态 | 第8-9页 |
| ·在理论和实践应用方面的意义和价值 | 第9页 |
| ·高速数据发生器指标及要求 | 第9-11页 |
| ·本次毕业设计任务概述及总体完成情况简介 | 第11-12页 |
| 第二章 高速数据发生器数字部分的总体设计 | 第12-17页 |
| ·高速数据发生器硬件整体结构 | 第12页 |
| ·系统数字电路设计 | 第12-17页 |
| ·设计目标 | 第12-13页 |
| ·设计方案 | 第13页 |
| ·存储电路的设计 | 第13-15页 |
| ·输出数据选择 | 第15页 |
| ·控制电路 | 第15-17页 |
| 第三章 接口电路及数据装载的设计 | 第17-24页 |
| ·可编程器件的选用 | 第17-18页 |
| ·接口电路的设计 | 第18-23页 |
| ·接口总线资源的利用 | 第18-20页 |
| ·接口电路的实现 | 第20-21页 |
| ·端口地址分配及命令字的确定 | 第21-23页 |
| ·数据的装载 | 第23页 |
| ·SRAM电路 | 第23-24页 |
| 第四章 高速数据产生的电路设计 | 第24-36页 |
| ·高速数据产生的电路结构 | 第24-27页 |
| ·数据存储电路 | 第25-26页 |
| ·信号电平的转换电路 | 第26页 |
| ·并行转换为串行信号形成高速数据信号 | 第26-27页 |
| ·高速电路PCB板的特殊处理 | 第27-32页 |
| ·ECL电路的处理 | 第27-31页 |
| ·高速线路的PCB板设计 | 第31-32页 |
| ·可编程数据信号的产生 | 第32-36页 |
| ·软件产生可编程数据 | 第32页 |
| ·外触发事件的控制输出 | 第32-36页 |
| 第五章 电路的调试与测试 | 第36-45页 |
| ·可编程数据的下载 | 第37页 |
| ·在线功能调试 | 第37-43页 |
| ·使用的测试仪器及软件介绍 | 第37-38页 |
| ·数据的装载调试 | 第38-41页 |
| ·数据产生的调试 | 第41-43页 |
| ·电路调试中出现的问题及解决办法 | 第43-45页 |
| 第六章 结束语 | 第45-46页 |
| 参考文献 | 第46-47页 |
| 致谢 | 第47-48页 |
| 个人简历及研究成果 | 第48-49页 |