基于FPGA的JPEG编码算法的优化设计与硬件实现
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-14页 |
·课题研究背景 | 第7-12页 |
·数字图像压缩技术及发展趋势 | 第7-8页 |
·视频压缩标准及其介绍 | 第8-12页 |
·国内外研究现状和发展趋势 | 第12页 |
·课题研究目标 | 第12-13页 |
·课题开发环境 | 第13页 |
·课题研究意义 | 第13页 |
·论文研究内容及论文结构 | 第13-14页 |
第二章 JPEG图像压缩标准 | 第14-22页 |
·JPEG运行方式和基本构成 | 第14-15页 |
·失真压缩和无失真压缩 | 第15-17页 |
·JPEG基本压缩系统 | 第17-22页 |
·JPEG最小编码单元 | 第17页 |
·色彩空间变换 | 第17-18页 |
·离散余弦变换(DCT) | 第18-19页 |
·量化(Quantization) | 第19页 |
·之字形扫描(Zigzag Scan) | 第19-20页 |
·熵编码(Entropy Encode) | 第20页 |
·JPEG文件格式 | 第20-22页 |
第三章 JPEG编码器的FPGA整体设计 | 第22-28页 |
·FPGA设计概述 | 第22-26页 |
·FPGA简介及其设计流程 | 第22-23页 |
·Verilog硬件描述语言 | 第23-25页 |
·开发工具 | 第25-26页 |
·JPEG系统整体架构 | 第26-28页 |
第四章 JPEG编码器的硬件实现 | 第28-56页 |
·2D-DCT变换及其硬件实现 | 第28-41页 |
·一维DCT算法 | 第28-30页 |
·分布式算法 | 第30-37页 |
·2D-DCT单元的FPGA实现 | 第37-41页 |
·量化排序模块的硬件实现 | 第41-46页 |
·量化和反量化 | 第42-43页 |
·之字形(ZigZag)扫描 | 第43-44页 |
·量化排序模块的硬件设计及实现 | 第44-46页 |
·熵编码及其硬件实现 | 第46-55页 |
·哈夫曼编码原理 | 第47-49页 |
·熵编码模块的硬件设计及实现 | 第49-55页 |
·系统的综合 | 第55-56页 |
第五章 JPEG编码器的仿真与验证 | 第56-61页 |
·DCT变换单元的仿真与验证 | 第56-57页 |
·1D-DCT变换单元的仿真与验证 | 第56页 |
·2D-DCT变换单元的仿真与验证 | 第56-57页 |
·量化排序单元的仿真与验证 | 第57-58页 |
·熵编码单元的仿真与验证 | 第58-61页 |
·RLE编码单元的仿真与验证 | 第58-59页 |
·Huffman编码单元的仿真与验证 | 第59-60页 |
·preAssemble单元的仿真与验证 | 第60-61页 |
第六章 结论与展望 | 第61-62页 |
·论文结论 | 第61页 |
·研究课题展望 | 第61-62页 |
参考文献 | 第62-66页 |
致谢 | 第66-67页 |
攻读学位期间主要的研究成果 | 第67页 |