JPEG编解码的FPGA仿真研究
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第1章 绪论 | 第9-15页 |
| ·论文背景 | 第9页 |
| ·图像压缩技术的产生和发展 | 第9-11页 |
| ·图像压缩的必要性 | 第9-10页 |
| ·图像压缩的可能性 | 第10页 |
| ·图像压缩技术的发展 | 第10-11页 |
| ·系统开发平台 | 第11-14页 |
| ·开发工具 | 第11-13页 |
| ·Verilog HDL语言 | 第13页 |
| ·FPGA简介 | 第13-14页 |
| ·论文研究内容 | 第14-15页 |
| 第2章 JPEG标准的基本原理和方法 | 第15-27页 |
| ·JPEG标准概述 | 第15-16页 |
| ·JPEG标准基本系统 | 第16-23页 |
| ·基本系统框图 | 第16-17页 |
| ·二维离散余弦变换和反变换 | 第17-18页 |
| ·量化和反量化 | 第18-19页 |
| ·熵编码 | 第19-23页 |
| ·图像压缩效果和质量评价 | 第23-24页 |
| ·JFIF文件交换格式 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 第3章 JPEG编码器的设计 | 第27-51页 |
| ·编码器的总体结构设计 | 第27-28页 |
| ·编码器各模块设计与HDL实现 | 第28-48页 |
| ·2D-DCT模块 | 第28-37页 |
| ·量化模块 | 第37-40页 |
| ·熵编码模块 | 第40-45页 |
| ·码流组装模块 | 第45-47页 |
| ·熵编码器顶层仿真验证 | 第47-48页 |
| ·JPEG编码器实现和仿真 | 第48-50页 |
| ·本章小结 | 第50-51页 |
| 第4章 JPEG解码器的设计 | 第51-66页 |
| ·解码器总体结构设计 | 第51页 |
| ·解码器各模块设计与HDL实现 | 第51-63页 |
| ·数据读入模块 | 第51-52页 |
| ·状态控制模块 | 第52-54页 |
| ·熵解码模块 | 第54-58页 |
| ·反量化和反Zig-Zag扫描模块 | 第58-59页 |
| ·IDCT模块 | 第59-63页 |
| ·JPEG解码器顶层仿真验证 | 第63-65页 |
| ·本章小结 | 第65-66页 |
| 结论 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第70-71页 |
| 致谢 | 第71页 |