基于NiosⅡ的微波干涉测速系统电路及软件接口设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-9页 |
| ·研究目的和意义 | 第7-8页 |
| ·完成的主要研究工作 | 第8-9页 |
| 2 系统总体结构 | 第9-14页 |
| ·SOPC技术和FPGA | 第9-11页 |
| ·SOPC技术简介 | 第9页 |
| ·FPGA的选择 | 第9-11页 |
| ·Nios Ⅱ软核处理器 | 第11页 |
| ·系统总体架构 | 第11-12页 |
| ·硬件设计内容 | 第12-13页 |
| ·软件设计内容 | 第13-14页 |
| 3 Nios Ⅱ片上系统的搭建 | 第14-20页 |
| ·SOPC Builder设计工具与IP核 | 第14-15页 |
| ·SOPC Builder介绍 | 第14-15页 |
| ·IP核介绍 | 第15页 |
| ·基于NIOS Ⅱ硬件系统的搭建 | 第15-20页 |
| ·定制IP组件 | 第15-17页 |
| ·FPGA引脚分配 | 第17-20页 |
| 4 硬件电路设计 | 第20-39页 |
| ·CAN总线扩展电路设计 | 第20-24页 |
| ·CAN总线特点 | 第21页 |
| ·CAN报文帧格式 | 第21页 |
| ·CAN总线接口电路设计 | 第21-24页 |
| ·UART串口扩展电路接口设计 | 第24-26页 |
| ·电平转换芯片SP3232E | 第24-25页 |
| ·UART接口电路设计 | 第25-26页 |
| ·存储器扩展电路设计 | 第26-29页 |
| ·DDR SDRAM与FPGA的接口 | 第26-27页 |
| ·Flash与FPGA的接口 | 第27-29页 |
| ·数据采集电路与FPGA的接口设计 | 第29-33页 |
| ·A/D转换电路设计 | 第29-30页 |
| ·乒乓结构FIFO设计 | 第30-33页 |
| ·FPGA配置模块电路设计 | 第33-35页 |
| ·AS配置模式电路 | 第33-34页 |
| ·JTAG配置模式电路 | 第34-35页 |
| ·电源、复位和时钟电路 | 第35-39页 |
| ·电源电路 | 第35-37页 |
| ·复位电路 | 第37页 |
| ·时钟电路 | 第37-39页 |
| 5 系统软件设计 | 第39-56页 |
| ·UC/OS-Ⅱ操作系统和NIOS Ⅱ IDE | 第39-44页 |
| ·uC/OS-Ⅱ操作系统介绍 | 第39-42页 |
| ·Nios Ⅱ IDE集成开发环境 | 第42-44页 |
| ·应用分析与程序设计 | 第44-56页 |
| ·MCP2515驱动程序设计 | 第44-51页 |
| ·UART驱动程序设计 | 第51-53页 |
| ·FFT驱动程序设计 | 第53-54页 |
| ·上层应用程序设计 | 第54-56页 |
| 6 实验结果与分析 | 第56-61页 |
| ·调试工具和调试方法 | 第56-57页 |
| ·系统在线调试 | 第56页 |
| ·编程下载 | 第56-57页 |
| ·实验结果分析 | 第57-61页 |
| 总结 | 第61-62页 |
| 致谢 | 第62-63页 |
| 参考文献 | 第63-65页 |