摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 引言 | 第10-14页 |
·课题背景及研究意义 | 第10页 |
·时钟同步技术的简介 | 第10-11页 |
·分布式采集系统中时钟同步技术的重要性 | 第11页 |
·国内外时钟同步技术的发展概况 | 第11-13页 |
·论文研究内容及结构安排 | 第13-14页 |
第2章 时钟同步控制系统总体设计及相关技术介绍 | 第14-24页 |
·时钟同步控制系统总体结构 | 第14-17页 |
·GPS 技术 | 第17-19页 |
·GPS 概述 | 第17页 |
·GPS 的主要特点 | 第17-18页 |
·GPS 在时钟同步中的应用 | 第18-19页 |
·锁相环技术 | 第19-20页 |
·锁相环简介 | 第19-20页 |
·锁相环在时钟同步中的应用 | 第20页 |
·IRIG-B 码 | 第20-24页 |
·IRIG-B 码简介 | 第20-21页 |
·IRIG-B 码的编码原理 | 第21-22页 |
·IRIG-B 码的主要特点 | 第22-23页 |
·IRIG-B 码在时钟同步中的应用 | 第23-24页 |
第3章 分布式采集系统的时钟同步控制硬件电路设计 | 第24-35页 |
·时钟同步控制系统电源部分 | 第24-27页 |
·锁相环电路供电 | 第24-25页 |
·FPGA 供电 | 第25-26页 |
·GPS 授时部分供电 | 第26-27页 |
·锁相环电路部分 | 第27-30页 |
·GPS 授时信息接收部分 | 第30-32页 |
·RS232 串口通信和 PC104 总线 | 第32-35页 |
·RS232 串口通信 | 第32-33页 |
·PC104 总线 | 第33-35页 |
第4章 分布式采集系统时钟同步控制的FPGA 实现 | 第35-54页 |
·FPGA 概述 | 第35-38页 |
·FPGA 的基本结构 | 第35-36页 |
·FPGA 的基本特点 | 第36页 |
·FPGA 设计流程 | 第36-38页 |
·芯片选取 | 第38页 |
·verilog 硬件描述语言 | 第38-39页 |
·开发环境及仿真工具 | 第39-41页 |
·Quartus II 软件简介 | 第39-40页 |
·Modelsim 仿真工具 | 第40-41页 |
·基于FPGA 的锁相环鉴频和调谐电压控制算法部分 | 第41-46页 |
·FPGA 鉴频部分 | 第41-44页 |
·调谐电压控制算法部分 | 第44-46页 |
·GPS 授时信息解码部分 | 第46-50页 |
·GPS 信息码的串并转换 | 第46-48页 |
·GPS 时间信息译码 | 第48-50页 |
·数据采集设备时间打码部分 | 第50-51页 |
·IRIG-B 直流码生成部分 | 第51-54页 |
第5章 测试结果及分析 | 第54-61页 |
·GPS 时间解码和客户设备数据采集时间打码显示 | 第54-55页 |
·高精度同步于GPS 秒脉冲的100MHZ 时钟测试 | 第55-61页 |
结论与展望 | 第61-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-65页 |
攻读学位期间取得学术成果 | 第65-66页 |
附录 | 第66页 |