| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 图、表清单 | 第8-10页 |
| 注释表 | 第10-11页 |
| 第一章 绪论 | 第11-17页 |
| ·进化硬件的概述及研究意义 | 第11-13页 |
| ·进化硬件的概述 | 第11-12页 |
| ·进化硬件的研究意义 | 第12-13页 |
| ·进化硬件研究现状分析 | 第13-15页 |
| ·进化硬件研究存在问题 | 第15-16页 |
| ·本文的研究内容及结构安排 | 第16-17页 |
| 第二章 进化硬件原理与实现 | 第17-20页 |
| ·进化硬件基本原理 | 第17页 |
| ·进化硬件的分类 | 第17-18页 |
| ·进化硬件的实现步骤 | 第18-19页 |
| ·本章小结 | 第19-20页 |
| 第三章 基于真值表分离置换技术的数字电路多目标进化设计 | 第20-49页 |
| ·引言 | 第20页 |
| ·真值表分离置换技术 | 第20-33页 |
| ·分离技术原理基础 | 第20-22页 |
| ·基于真值表的分离置换技术 | 第22-27页 |
| ·真值表分离置换技术的进化实现 | 第27-33页 |
| ·数字电路多目标进化设计 | 第33-39页 |
| ·多目标优化设计 | 第33-34页 |
| ·多目标优化算法分析 | 第34-35页 |
| ·数字电路多目标进化设计 | 第35-38页 |
| ·真值表输入变量寻优排序策略 | 第38-39页 |
| ·实验验证与分析 | 第39-48页 |
| ·实验平台介绍 | 第39-41页 |
| ·基于真值表分离进化的16 位加法器设计 | 第41-42页 |
| ·基于真值表分离置换技术的数字电路进化设计实验分析 | 第42-45页 |
| ·数字电路多目标进化设计实验验证与分析 | 第45-48页 |
| ·本章小结 | 第48-49页 |
| 第四章 异构冗余数字系统多目标进化设计 | 第49-68页 |
| ·引言 | 第49-50页 |
| ·异构冗余系统设计与评价方法 | 第50-55页 |
| ·异构冗余系统设计方法 | 第50-52页 |
| ·冗余容错系统异构评价方法 | 第52-55页 |
| ·异构冗余系统多目标进化设计 | 第55-57页 |
| ·异构系统性能分析 | 第57-61页 |
| ·同构、异构冗余系统比较 | 第57-59页 |
| ·异构评价方法理论分析 | 第59-60页 |
| ·多目标异构冗余系统可靠度分析 | 第60-61页 |
| ·实验验证与分析 | 第61-67页 |
| ·异构冗余系统设计实验验证与分析 | 第61-64页 |
| ·异构冗余系统多目标进化设计实验分析 | 第64-67页 |
| ·本章小结 | 第67-68页 |
| 第五章 总结与展望 | 第68-69页 |
| ·本文研究工作总结 | 第68页 |
| ·课题展望 | 第68-69页 |
| 参考文献 | 第69-74页 |
| 致谢 | 第74-75页 |
| 在学期间发表的学术论文 | 第75页 |