摘要 | 第8-9页 |
abstract | 第9页 |
第一章 绪论 | 第10-18页 |
1.1 研究背景 | 第10-13页 |
1.2 基于Tag的PCIe事务并行处理技术 | 第13-15页 |
1.3 论文工作和创新点 | 第15-16页 |
1.4 论文结构 | 第16-18页 |
第二章 相关研究 | 第18-25页 |
2.1 基于Tag的PCIe事务并行处理原理 | 第18-19页 |
2.2 PCIe的Tag管理机制 | 第19-21页 |
2.3 PCIe中Tag的语义扩展 | 第21-22页 |
2.4 基于Tag的PCIe完成报文定序控制 | 第22-24页 |
2.5 小结 | 第24-25页 |
第三章 基于tag的动态粒度PCIe事务并行传输模型 | 第25-38页 |
3.1 已有并发处理模型分析 | 第25-28页 |
3.1.1 基于报文的并发 | 第25-26页 |
3.1.2 基于RCB的并发 | 第26-27页 |
3.1.3 预定义粒度的并发 | 第27-28页 |
3.2 基于Tag的动态粒度并发模型 | 第28-32页 |
3.2.1 T-DGC原理和T-DGC模型的缓冲区管理 | 第28-30页 |
3.2.2 T-DGC模型的处理读请求和报文定序机制 | 第30-32页 |
3.3 T-DGC模型的性能分析 | 第32-36页 |
3.3.1 PCIe总线的性能分析基础 | 第32-33页 |
3.3.2 T-DGC模型的读取效率分析 | 第33-34页 |
3.3.3 T-DGC模型的资源占用分析 | 第34-35页 |
3.3.4 T-DGC模型的缓冲资源利用率分析 | 第35-36页 |
3.4 小结 | 第36-38页 |
第四章 T-DGC模型的实现机制 | 第38-54页 |
4.1 T-DGC模型实现的总体架构 | 第38-40页 |
4.1.1 总体架构组成 | 第38-39页 |
4.1.2 总体架构的事务处理流程 | 第39-40页 |
4.2 数据接收通路实现机制 | 第40-47页 |
4.2.1 数据接收通路的数据交互 | 第40-42页 |
4.2.2 关键技术分析 | 第42-47页 |
4.3 数据发送通路实现机制 | 第47-53页 |
4.3.1 数据发送通路数据交互 | 第47-48页 |
4.3.2 关键技术分析 | 第48-53页 |
4.4 小结 | 第53-54页 |
第五章 T-DGC模型的PCIe事务并行技术功能验证 | 第54-64页 |
5.1 验证环境与策略 | 第54-56页 |
5.1.1 验证环境介绍 | 第54页 |
5.1.2 数据接收通路验证策略 | 第54-55页 |
5.1.3 数据接收通路验证策略 | 第55-56页 |
5.2 接收通路验证 | 第56-59页 |
5.2.1 寄存器读写完成与存储器写事务处理功能验证 | 第56-57页 |
5.2.2 存储器读写请求构造与Tag映射表功能验证 | 第57-59页 |
5.3 发送通路验证 | 第59-62页 |
5.3.1 报文接收与基于Tag映射表的缓存的功能验证 | 第59-60页 |
5.3.2 标记位管理模块的功能验证 | 第60-61页 |
5.3.3 完成报文定序读出功能验证 | 第61页 |
5.3.4 整体功能验证 | 第61-62页 |
5.4 与基于RCB并发方案仿真结果对比 | 第62-63页 |
5.5 小结 | 第63-64页 |
结束语 | 第64-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-68页 |
作者在学期间取得的学术成果 | 第68页 |