摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-18页 |
1.1 研究背景 | 第10-13页 |
1.2 TriBA并行计算体系结构及未来发展方向 | 第13-15页 |
1.2.1 TriBA处理器体系结构 | 第13-14页 |
1.2.2 TriBA未来研究方向 | 第14-15页 |
1.3 本论文研究内容和创新点 | 第15-16页 |
1.4 作者所做的工作 | 第16页 |
1.5 章节安排 | 第16-18页 |
第2章 项目概述及关键技术介绍 | 第18-27页 |
2.1 项目概述 | 第18-20页 |
2.1.1 信号处理仿真验证软件环境 | 第18-19页 |
2.1.2 信号处理仿真验证硬件环境 | 第19-20页 |
2.2 将目标处理系统连接成TriBA网络结构 | 第20-22页 |
2.2.1 TriBA互连网络 | 第20-21页 |
2.2.2 TriBA片上网络节点编码方案 | 第21页 |
2.2.3 将目标处理系统连接成二级TriBA网络结构 | 第21-22页 |
2.3 关键技术介绍 | 第22-26页 |
2.3.1 FPGA、SOPC技术介绍 | 第22-23页 |
2.3.2 FPGA开发流程 | 第23-24页 |
2.3.3 开发环境介绍 | 第24-26页 |
2.3.3.1 ISE开发环境 | 第24-25页 |
2.3.3.2 EDK开发套件及嵌入式开发流程 | 第25-26页 |
2.4 本章小结 | 第26-27页 |
第3章 仿真I/O板功能需求与概要设计 | 第27-33页 |
3.1 仿真I/O板整体功能和工作原理 | 第27-29页 |
3.1.1 仿真I/O板总体功能 | 第27-29页 |
3.1.2 仿真I/O板工作原理 | 第29页 |
3.2 仿真I/O板功能模块 | 第29-32页 |
3.2.1 linkport链路接 | 第29-31页 |
3.2.2 Flash存储器模块 | 第31-32页 |
3.2.3 网口模块 | 第32页 |
3.2.4 仿真I/O板数据通路功能 | 第32页 |
3.3 本章小结 | 第32-33页 |
第4章 仿真I/O板功能模块设计与实现 | 第33-60页 |
4.1 linkport接口设计与实现 | 第34-43页 |
4.1.1 linkport发送接口 | 第34-39页 |
4.1.1.1 linkport发送接口设计与实现 | 第34-37页 |
4.1.1.2 linkport发送接口连接到PLB总线 | 第37-39页 |
4.1.2 linkport接收接口 | 第39-43页 |
4.1.2.1 linkport接收接口设计与实现 | 第39-41页 |
4.1.2.2 linkport接收接口连接到PLB总线 | 第41-43页 |
4.2 Flash存储器基本操作 | 第43-50页 |
4.2.1 Flash芯片特征 | 第43-45页 |
4.2.2 Flash基本操作时序 | 第45-47页 |
4.2.2.1 Flash擦除操作时序 | 第45页 |
4.2.2.2 Flash写入操作时序 | 第45-46页 |
4.2.2.3 Flash读取操作时序 | 第46-47页 |
4.2.3 FPGA嵌入式系统控制Flash基本操作 | 第47-50页 |
4.3 仿真I/O板与上位机通过网.通信 | 第50-52页 |
4.4 仿真I/O板数据通路功能设计与实现 | 第52-59页 |
4.4.1 仿真I/O板、移动测试终端硬件平台 | 第52-56页 |
4.4.2 仿真I/O板、移动测试终端软件设计 | 第56-58页 |
4.4.2.1 仿真I/O板软件设计 | 第56-58页 |
4.4.2.2 移动测试终端软件设计 | 第58页 |
4.4.3 实验结果及分析 | 第58-59页 |
4.5 本章小结 | 第59-60页 |
第5章 总结与展望 | 第60-61页 |
参考文献 | 第61-63页 |
攻读学位期间发表论文与研究成果清单 | 第63-64页 |
致谢 | 第64页 |