T-MMB接收机解调算法的FPGA实现
摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 绪论 | 第8-12页 |
1.1 课题背景 | 第8-12页 |
1.1.1 数字电视概述 | 第8-10页 |
1.1.2 本文的主要工作和意义 | 第10页 |
1.1.3 本文的结构 | 第10-12页 |
第二章T-MMB手机电视的标准介绍 | 第12-17页 |
2.1 发送端整体结构概述 | 第12-14页 |
2.2 T-MMB标准的传输模式 | 第14-16页 |
2.3 本章小结 | 第16-17页 |
第三章 基于LYRTECH平台的FPGA开发流程 | 第17-25页 |
3.1 FPGA设计开发流程 | 第17-18页 |
3.1.1 FPGA技术简介 | 第17-18页 |
3.2 LYRTECH平台介绍 | 第18-20页 |
3.3 FPGA设计与开发流程 | 第20-24页 |
3.3.1 Virtex系列器件介绍 | 第22-24页 |
3.4 系统总体设计规划 | 第24页 |
3.5 本章小结 | 第24-25页 |
第四章 T-MMB同步技术的FPGA实现 | 第25-63页 |
4.1 帧同步模块的设计与实现 | 第26-37页 |
4.1.1 T-MMB标准规定的帧结构特点 | 第26页 |
4.1.2 T-MMB标准的帧同步算法的设计思想 | 第26-34页 |
4.1.3 帧同步模块的实现 | 第34-37页 |
4.2 联合估计模块的设计与实现 | 第37-43页 |
4.2.1 最大似然算法的介绍 | 第37-39页 |
4.2.2 联合估计模块的设计与实现 | 第39-43页 |
4.3 符号细定时模块的设计与实现 | 第43-51页 |
4.3.1 符号同步的概念 | 第43-44页 |
4.3.2 符号同步的原理及相关算法 | 第44-46页 |
4.3.3 符号同步细定时模块的硬件实现 | 第46-51页 |
4.4 整数倍频偏估计模块的设计与实现 | 第51-55页 |
4.4.1 整数倍频偏的概念 | 第51页 |
4.4.2 整数倍频偏估计算法 | 第51-52页 |
4.4.3 整数倍频偏估计的实现 | 第52-55页 |
4.5 频偏校正模块的设计与实现 | 第55-62页 |
4.5.1 频偏校正的意义 | 第55页 |
4.5.2 频偏校正模块原理 | 第55-56页 |
4.5.3 频偏校正模块的硬件设计和实现 | 第56-62页 |
4.6 本章小结 | 第62-63页 |
第五章 COFDM解调的FPGA实现 | 第63-72页 |
5.1 COFDM在OFDM系统中的应用 | 第63-64页 |
5.2 快速傅里叶变化(FFT)的概念 | 第64-65页 |
5.3 FFT模块的硬件实现结构 | 第65-71页 |
5.4 本章小结 | 第71-72页 |
第六章 系统整体的设计与实现 | 第72-79页 |
6.1 各模块端口的设计 | 第72-75页 |
6.1.1 帧同步模块的端口设计 | 第72页 |
6.1.2 频偏校正模块的端口设计 | 第72-73页 |
6.1.3 联合估计模块的端口设计 | 第73页 |
6.1.4 FFT模块的端口设计 | 第73-74页 |
6.1.5 整数倍频偏估计模块的端口设计 | 第74页 |
6.1.6 符号细定时模块 | 第74-75页 |
6.2 总控模块的设计 | 第75-76页 |
6.3 系统总体设计 | 第76-78页 |
6.4 本章小结 | 第78-79页 |
第七章 总结与展望 | 第79-81页 |
7.1 设计总结 | 第79页 |
7.2 今后工作展望 | 第79-81页 |
参考文献 | 第81-83页 |
发表论文和参加科研情况说明 | 第83-84页 |
缩略语 | 第84-85页 |
致谢 | 第85页 |