基于FPGA的轨道几何状态检测系统研究与设计
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第9-20页 |
| 1.1 轨道几何状态检测仪研究现状 | 第9-12页 |
| 1.2 FPGA及其工程运用 | 第12-17页 |
| 1.3 课题研究目的和意义 | 第17-18页 |
| 1.4 本文的主要研究工作 | 第18-20页 |
| 2 轨道几何状态检测系统总体设计 | 第20-33页 |
| 2.1 系统检测原理 | 第20-24页 |
| 2.2 检测系统构成 | 第24-27页 |
| 2.3 硬件整体设计方案 | 第27-30页 |
| 2.4 FPGA片内逻辑设计方案 | 第30-32页 |
| 2.5 本章小结 | 第32-33页 |
| 3 检测系统硬件电路设计 | 第33-43页 |
| 3.1 FPGA核心电路 | 第33-35页 |
| 3.2 模拟信号接口电路 | 第35-37页 |
| 3.3 数字信号接口电路 | 第37页 |
| 3.4 通讯接口电路 | 第37-38页 |
| 3.5 存储电路 | 第38-40页 |
| 3.6 电源电路 | 第40-42页 |
| 3.7 本章小结 | 第42-43页 |
| 4 检测系统FPGA逻辑设计 | 第43-67页 |
| 4.1 功能模块划分 | 第43-46页 |
| 4.2 顶层设计 | 第46-47页 |
| 4.3 应用层设计 | 第47-58页 |
| 4.3.1 Wishbone片上总线设计 | 第47-49页 |
| 4.3.2 控制主机设计 | 第49-53页 |
| 4.3.3 通讯发送从机设计 | 第53-54页 |
| 4.3.4 通讯接收从机设计 | 第54-56页 |
| 4.3.5 传感器从机设计 | 第56-58页 |
| 4.4 硬件驱动层设计 | 第58-62页 |
| 4.4.1 UART串口模块设计 | 第58-59页 |
| 4.4.2 里程编码器模块设计 | 第59-60页 |
| 4.4.3 存储器模块设计 | 第60-62页 |
| 4.5 时序分析与优化 | 第62-66页 |
| 4.5.1 时序分析 | 第62-65页 |
| 4.5.2 时序优化 | 第65-66页 |
| 4.6 本章小结 | 第66-67页 |
| 5 检测系统功能验证与调试 | 第67-73页 |
| 5.1 逻辑分析 | 第67-69页 |
| 5.2 功能验证 | 第69-72页 |
| 5.3 本章小结 | 第72-73页 |
| 6 结论与展望 | 第73-75页 |
| 6.1 结论 | 第73-74页 |
| 6.2 展望 | 第74-75页 |
| 参考文献 | 第75-80页 |
| 附录A | 第80-83页 |
| 附录B | 第83-84页 |
| 攻读硕士学位期间的主要研究成果 | 第84-85页 |
| 致谢 | 第85页 |