首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

高性能可配置FFT处理器研究与实现

摘要第4-6页
ABSTRACT第6-7页
第一章 绪论第14-27页
    1.1 研究背景第14-15页
    1.2 相关技术发展现状第15-17页
        1.2.1 FFT算法发展现状第15-16页
        1.2.2 FFT实现发展现状第16-17页
    1.3 相关算法介绍第17-25页
        1.3.1 算法概述第17-18页
        1.3.2 频域抽取(DIF)基2FFT算法第18-20页
        1.3.3 频域抽取(DIF)基4FFT算法第20-23页
        1.3.4 频域抽取(DIF)基8FFT算法第23-25页
    1.4 本文研究工作和内容组织第25-26页
    1.5 课题来源第26-27页
第二章 FFT算法分析和选择第27-32页
    2.1 运算中的“级”第27页
    2.2 蝶形运算单元第27-28页
    2.3 “级”之间的独立性第28页
    2.4 码位倒置第28-29页
    2.5 本设计对算法的选择第29-32页
第三章 设计理念和缓存架构第32-39页
    3.1 设计理念第32页
    3.2 缓存架构第32-35页
    3.3 数据存放方式第35-39页
第四章 可配置FFT处理器的实现第39-70页
    4.1 总体架构第39-40页
    4.2 控制单元第40-48页
        4.2.1 控制单元的组成第40-41页
        4.2.2 controller模块第41-43页
        4.2.3 ctrl_fsm模块第43-47页
        4.2.4 控制单元的可配置特征第47-48页
    4.3 蝶形运算单元第48-51页
        4.3.1 蝶形单元的实现第48-51页
        4.3.2 蝶形单元的可配置特征第51页
    4.4 W因子生成单元第51-54页
        4.4.1 W因子单元的实现第51-53页
        4.4.2 W因子单元的可配置特征第53-54页
    4.5 乘法单元第54-55页
    4.6 索引单元第55-64页
        4.6.1 R2_indexgen模块第57-58页
        4.6.2 R4_indexgen模块第58-60页
        4.6.3 R8_indexgen模块第60-64页
        4.6.4 wmul_indexgen模块第64页
        4.6.5 索引单元的可配置特征第64页
    4.7 数据分发单元第64-67页
    4.8 管线化设计与可配置特性第67-70页
        4.8.1 管线化设计第67-69页
        4.8.2 可配置特性第69-70页
第五章 二维FFT算法和DMA_port设计第70-79页
    5.1 引入二维FFT算法的意义第70页
    5.2 二维FFT算法第70-71页
    5.3 二维FFT在处理器中的运算流程第71-74页
    5.4 DMA_port的设计第74-79页
第六章 运算精度分析第79-84页
    6.1 运算精度的来源分析第79页
    6.2 对W因子生成过程的优化第79-84页
第七章 FFT处理器的验证与性能第84-100页
    7.1 功能验证第84-94页
        7.1.1 UVM简介第84页
        7.1.2 UVM中的类第84-88页
        7.1.3 UVM的内部机制第88-92页
        7.1.4 搭建UVM平台并测试第92-94页
    7.2 FPGA验证第94-97页
    7.3 性能和精度第97-100页
第八章 总结与展望第100-102页
    8.1 总结第100-101页
    8.2 展望第101-102页
致谢第102-103页
参考文献第103-107页

论文共107页,点击 下载论文
上一篇:考虑用户参与类广告模式的视频网站收益管理研究
下一篇:供需不确定环境下具有后悔心理零售商的订货决策研究