高性能可配置FFT处理器研究与实现
摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第14-27页 |
1.1 研究背景 | 第14-15页 |
1.2 相关技术发展现状 | 第15-17页 |
1.2.1 FFT算法发展现状 | 第15-16页 |
1.2.2 FFT实现发展现状 | 第16-17页 |
1.3 相关算法介绍 | 第17-25页 |
1.3.1 算法概述 | 第17-18页 |
1.3.2 频域抽取(DIF)基2FFT算法 | 第18-20页 |
1.3.3 频域抽取(DIF)基4FFT算法 | 第20-23页 |
1.3.4 频域抽取(DIF)基8FFT算法 | 第23-25页 |
1.4 本文研究工作和内容组织 | 第25-26页 |
1.5 课题来源 | 第26-27页 |
第二章 FFT算法分析和选择 | 第27-32页 |
2.1 运算中的“级” | 第27页 |
2.2 蝶形运算单元 | 第27-28页 |
2.3 “级”之间的独立性 | 第28页 |
2.4 码位倒置 | 第28-29页 |
2.5 本设计对算法的选择 | 第29-32页 |
第三章 设计理念和缓存架构 | 第32-39页 |
3.1 设计理念 | 第32页 |
3.2 缓存架构 | 第32-35页 |
3.3 数据存放方式 | 第35-39页 |
第四章 可配置FFT处理器的实现 | 第39-70页 |
4.1 总体架构 | 第39-40页 |
4.2 控制单元 | 第40-48页 |
4.2.1 控制单元的组成 | 第40-41页 |
4.2.2 controller模块 | 第41-43页 |
4.2.3 ctrl_fsm模块 | 第43-47页 |
4.2.4 控制单元的可配置特征 | 第47-48页 |
4.3 蝶形运算单元 | 第48-51页 |
4.3.1 蝶形单元的实现 | 第48-51页 |
4.3.2 蝶形单元的可配置特征 | 第51页 |
4.4 W因子生成单元 | 第51-54页 |
4.4.1 W因子单元的实现 | 第51-53页 |
4.4.2 W因子单元的可配置特征 | 第53-54页 |
4.5 乘法单元 | 第54-55页 |
4.6 索引单元 | 第55-64页 |
4.6.1 R2_indexgen模块 | 第57-58页 |
4.6.2 R4_indexgen模块 | 第58-60页 |
4.6.3 R8_indexgen模块 | 第60-64页 |
4.6.4 wmul_indexgen模块 | 第64页 |
4.6.5 索引单元的可配置特征 | 第64页 |
4.7 数据分发单元 | 第64-67页 |
4.8 管线化设计与可配置特性 | 第67-70页 |
4.8.1 管线化设计 | 第67-69页 |
4.8.2 可配置特性 | 第69-70页 |
第五章 二维FFT算法和DMA_port设计 | 第70-79页 |
5.1 引入二维FFT算法的意义 | 第70页 |
5.2 二维FFT算法 | 第70-71页 |
5.3 二维FFT在处理器中的运算流程 | 第71-74页 |
5.4 DMA_port的设计 | 第74-79页 |
第六章 运算精度分析 | 第79-84页 |
6.1 运算精度的来源分析 | 第79页 |
6.2 对W因子生成过程的优化 | 第79-84页 |
第七章 FFT处理器的验证与性能 | 第84-100页 |
7.1 功能验证 | 第84-94页 |
7.1.1 UVM简介 | 第84页 |
7.1.2 UVM中的类 | 第84-88页 |
7.1.3 UVM的内部机制 | 第88-92页 |
7.1.4 搭建UVM平台并测试 | 第92-94页 |
7.2 FPGA验证 | 第94-97页 |
7.3 性能和精度 | 第97-100页 |
第八章 总结与展望 | 第100-102页 |
8.1 总结 | 第100-101页 |
8.2 展望 | 第101-102页 |
致谢 | 第102-103页 |
参考文献 | 第103-107页 |