摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-14页 |
1.1 课题的研究意义与背景 | 第8-10页 |
1.2 ∑-△小数分频频率综合器的研究现状 | 第10-12页 |
1.3 论文的组织结构 | 第12-14页 |
第二章 频率综合器的指标分析与结构选取 | 第14-24页 |
2.1 频率综合器的关键性能参数 | 第14-15页 |
2.2 UHF RFID系统对频率综合器的噪声指标要求 | 第15-20页 |
2.2.1 发射机对频率综合器的噪声要求 | 第15-18页 |
2.2.2 接收机对频率综合器的噪声要求 | 第18-20页 |
2.3 频率综合器的结构比较和选取 | 第20-21页 |
2.3.1 直接模拟频率综合器 | 第20页 |
2.3.2 直接数字频率综合器 | 第20页 |
2.3.3 PLL频率综合器 | 第20-21页 |
2.4 小数分频频率综合器的杂散抑制方法 | 第21-23页 |
2.4.1 利用DAC进行相位误差补偿 | 第21-22页 |
2.4.2 随机抖动法 | 第22页 |
2.4.3 相位内插法 | 第22-23页 |
2.4.4 ∑-△调制法 | 第23页 |
2.5 小结 | 第23-24页 |
第三章 ∑-△小数分频频率综合器的系统设计 | 第24-36页 |
3.1 架构及系统指标分析 | 第24-30页 |
3.1.1 线性特性与传递函数 | 第24-26页 |
3.1.2 稳定性分析 | 第26-30页 |
3.1.3 行为级仿真 | 第30页 |
3.2 高质量频谱的设计 | 第30-35页 |
3.2.1 噪声分析 | 第31-32页 |
3.2.2 杂散分析 | 第32-35页 |
3.3 小结 | 第35-36页 |
第四章 ∑-△小数分频频率综合器的研究与设计 | 第36-66页 |
4.1 鉴频鉴相器 | 第36-38页 |
4.1.1 鉴频鉴相器的设计 | 第36页 |
4.1.2 鉴频鉴相器的仿真 | 第36-38页 |
4.2 电荷泵 | 第38-44页 |
4.2.1 电荷泵的原理 | 第38页 |
4.2.2 电荷泵的非理想因素 | 第38-39页 |
4.2.3 电荷泵的结构分析 | 第39-40页 |
4.2.4 电荷泵的电路实现 | 第40-42页 |
4.2.5 电荷泵的仿真 | 第42-44页 |
4.3 压控振荡器 | 第44-49页 |
4.3.1 压控振荡器的设计 | 第44-48页 |
4.3.2 压控振荡器的仿真 | 第48-49页 |
4.4 可编程分频器 | 第49-54页 |
4.4.1 可编程分频器的常见结构 | 第49-50页 |
4.4.2 高速可编程分频器的设计 | 第50-54页 |
4.4.3 高速可编程分频器的仿真 | 第54页 |
4.5 除2分频器 | 第54-55页 |
4.5.1 除2分频器的设计 | 第54-55页 |
4.5.2 除2分频器的仿真 | 第55页 |
4.6 ∑-△调制器 | 第55-59页 |
4.6.1 相位噪声概述 | 第56页 |
4.6.2 量化噪声特性 | 第56-58页 |
4.6.3 ∑-△调制器的结构 | 第58-59页 |
4.6.4 ∑-△调制器的仿真 | 第59页 |
4.7 自动频率校准电路 | 第59-64页 |
4.7.1 自动频率校准电路的设计 | 第59-64页 |
4.7.2 自动频率校准电路的仿真 | 第64页 |
4.8 小结 | 第64-66页 |
第五章 版图设计及后仿真 | 第66-74页 |
5.1 版图设计技术 | 第66-67页 |
5.2 ∑-△小数分频频率综合器的版图设计 | 第67-70页 |
5.3 ∑-△小数分频频率综合器的后仿真 | 第70-72页 |
5.4 小结 | 第72-74页 |
第六章 总结与展望 | 第74-76页 |
6.1 主要研究内容与成果总结 | 第74-75页 |
6.2 研究内容的不足与展望 | 第75-76页 |
参考文献 | 第76-79页 |
附录1 攻读硕士学位期间撰写的论文 | 第79-80页 |
附录2 攻读硕士学位期间申请的专利 | 第80-81页 |
附录3 攻读硕士学位期间参加的科研项目 | 第81-82页 |
致谢 | 第82页 |