基于FPGA的高清视频拼接转换系统设计
摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-13页 |
·课题研究背景及意义 | 第8页 |
·视频处理技术的发展 | 第8-10页 |
·国内外研究现状 | 第10-11页 |
·本文研究主要内容及结构安排 | 第11-13页 |
2 视频处理基础及HD-SDI接口 | 第13-19页 |
·视频处理基础 | 第13-14页 |
·模拟视频信号 | 第13页 |
·数字视频信号 | 第13-14页 |
·HD-SDI接口 | 第14-18页 |
·SDI技术 | 第14页 |
·HD-SDI相关协议 | 第14-18页 |
·本章小结 | 第18-19页 |
3 总体方案设计 | 第19-29页 |
·可编程逻辑器件 | 第19页 |
·FPGA概述 | 第19-24页 |
·FPGA的基本结构 | 第19-21页 |
·FPGA的设计流程 | 第21-22页 |
·Lattice ECP3开发平台简介 | 第22-24页 |
·开发工具介绍 | 第24页 |
·Diamond | 第24页 |
·Active-HDL与Modelsim | 第24页 |
·Synplify Pro | 第24页 |
·IP核 | 第24-25页 |
·软核 | 第24-25页 |
·固核 | 第25页 |
·硬核 | 第25页 |
·设计的要求及规范 | 第25-26页 |
·总体方案设计 | 第26-27页 |
·系统实现功能 | 第27-28页 |
·本章小结 | 第28-29页 |
4 系统的FPGA模块设计 | 第29-51页 |
·SDI接收解码及硬件设计考虑 | 第30-33页 |
·四路输入视频Scaler缩放算法设计 | 第33-40页 |
·DDR2内部帧缓存设计 | 第40-44页 |
·SWAP模块设计 | 第44-46页 |
·SDI编码发送模块设计 | 第46-50页 |
·本章小结 | 第50-51页 |
5 系统测试和结果分析 | 第51-63页 |
·DDR2控制模块仿真 | 第51-58页 |
·建立DDR2控制工程 | 第51-53页 |
·DDR2 IP的使用 | 第53-55页 |
·DDR2控制模块仿真 | 第55-58页 |
·四路视频拼接仿真 | 第58-62页 |
·结果分析 | 第62页 |
·本章小结 | 第62-63页 |
6 结论与展望 | 第63-66页 |
·全文总结 | 第63页 |
·工作展望 | 第63-66页 |
参考文献 | 第66-68页 |
致谢 | 第68-70页 |