基于FPGA的多通道视频缩放研究与设计
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
目录 | 第7-9页 |
第1章 绪论 | 第9-14页 |
·论文研究背景 | 第9-10页 |
·国内外发展现状 | 第10-12页 |
·FPGA 技术的发展现状 | 第10页 |
·大屏幕显示技术的发展现状 | 第10-11页 |
·图像缩放技术发展现状 | 第11-12页 |
·设计的主要内容及技术指标 | 第12页 |
·设计的主要内容 | 第12页 |
·设计的技术指标 | 第12页 |
·本文结构 | 第12-14页 |
第2章 系统方案论证 | 第14-25页 |
·概述 | 第14页 |
·图像缩放算法的选取 | 第14-21页 |
·数字信号缩放原理 | 第15-20页 |
·算法仿真测试 | 第20-21页 |
·算法方案论证 | 第21页 |
·设计平台 | 第21-24页 |
·核处理器 | 第21-23页 |
·外部存储器 | 第23页 |
·视频采集芯片 | 第23-24页 |
·视频输出芯片 | 第24页 |
·本章小结 | 第24-25页 |
第3章 系统设计与实现 | 第25-51页 |
·系统的总体设计 | 第27-50页 |
·时钟模块 | 第28-31页 |
·模式判断模块 | 第31-34页 |
·I2C 配置模块 | 第34-37页 |
·缩放模块 | 第37-42页 |
·外部存储器模块 | 第42-46页 |
·输出模块 | 第46-49页 |
·时序约束 | 第49-50页 |
·本章小结 | 第50-51页 |
第4章 系统调试与验证 | 第51-59页 |
·模式判断设计验证 | 第51-52页 |
·输入输出设计验证 | 第52-53页 |
·缩放算法设计验证 | 第53-55页 |
·外部存储器设计验证 | 第55-56页 |
·联调测试验证 | 第56-58页 |
·本章小结 | 第58-59页 |
结论 | 第59-61页 |
参考文献 | 第61-64页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第64-65页 |
致谢 | 第65-66页 |
附录A 代码模块图 | 第66-67页 |
附录B 整体设计仿真图 | 第67-68页 |
附录C 资源图 | 第68页 |