| 摘要 | 第1-6页 |
| Abstract | 第6-12页 |
| 第1章 绪论 | 第12-16页 |
| ·课题研究背景 | 第12-13页 |
| ·课题研究的国内外发展状况 | 第13-14页 |
| ·课题的研究意义 | 第14页 |
| ·课题研究内容及论文结构 | 第14-16页 |
| 第2章 锁相环频率合成器的基本结构与原理 | 第16-26页 |
| ·锁相环的结构 | 第16-18页 |
| ·锁相环的分类 | 第18-19页 |
| ·锁相环的工作过程分析 | 第19-21页 |
| ·锁相环特性分析 | 第21-23页 |
| ·输入输出信号相位关系 | 第21-22页 |
| ·捕捉与锁定 | 第22-23页 |
| ·带前置分频的频率综合器 | 第23-24页 |
| ·双模前置分频器 | 第24-26页 |
| 第3章 前置分频器结构 | 第26-34页 |
| ·前置分频器总体结构 | 第26-29页 |
| ·传统型结构 | 第26-28页 |
| ·相位转换结构 | 第28-29页 |
| ·模拟结构 | 第29页 |
| ·前置分频器单元结构 | 第29-34页 |
| ·TSPC 结构(True Single Phase Clock) | 第29-31页 |
| ·差分结构(Differential Structure) | 第31-33页 |
| ·模拟结构 | 第33-34页 |
| 第4章 分频器电路设计 | 第34-49页 |
| ·SCL 电路分析与触发器的设计 | 第35-42页 |
| ·差分电路差模传输特性 | 第35-36页 |
| ·SCL 电路结构和特点 | 第36-38页 |
| ·SCL 数字单元电路 | 第38-42页 |
| ·D 触发器结构 | 第42-43页 |
| ·分频器电路设计 | 第43-48页 |
| ·分频器电路总体结构 | 第43-44页 |
| ·分频器单元电路的设计 | 第44-48页 |
| ·小结 | 第48-49页 |
| 第5章 电路仿真与分析 | 第49-54页 |
| ·仿真环境介绍 | 第49页 |
| ·电路仿真波形 | 第49-53页 |
| ·参数比较 | 第53-54页 |
| 结论 | 第54-56页 |
| 参考文献 | 第56-59页 |
| 致谢 | 第59-60页 |
| 附录 A 攻读学位期间所发表的学术论文目录 | 第60页 |