首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--调制技术与调制器、解调技术与解调器论文--编码器论文

基于ARM ESL平台的H.264编码器硬件加速设计和研究

摘要第1-6页
ABSTRACT第6-13页
1 绪论第13-17页
   ·课题研究背景第13-15页
   ·研究意义第15-16页
   ·所作的工作第16页
   ·章节架构第16-17页
2 H.264 技术介绍第17-26页
   ·H.264 的特点第17-18页
   ·H.264 编码原理第18页
   ·H.264 帧内预测编码第18-23页
     ·4×4 亮度块的9 种预测模式第18-22页
     ·16x16 亮度块的4 种预测模式第22-23页
   ·H.264 帧间预测编码第23-25页
     ·运动估计第23-24页
     ·Hadamard 变换(SATD)第24-25页
   ·小结第25-26页
3 ESL 电子系统级设计第26-34页
   ·ESL 的背景第26-27页
   ·ESL 设计特点和流程第27-29页
     ·ESL 设计特点第27-28页
     ·ESL 设计的流程第28-29页
   ·ESL 工具的使用第29-31页
     ·ARM ESL 在嵌入式软件开发中的应用第29-30页
     ·ARM ESL 在硬件SoC 设计中的应用第30页
     ·ARM ESL 在软硬件协同设计中的作用第30-31页
   ·SystemC 基础第31-33页
     ·行为级建模第31-32页
     ·交易级建模第32-33页
     ·进程第33页
   ·小结第33-34页
4 H.264 硬件加速架构设计第34-45页
   ·H.264 开源编码器介绍第34-35页
   ·H.264 编码器运行分析第35-38页
   ·系统架构设计第38-44页
     ·硬件加速模块选择第38页
     ·软硬件划分分析第38-41页
     ·架构功能分析第41-44页
   ·小结第44-45页
5 H.264 硬件加速系统级建模第45-61页
   ·ESL 架构搭建第45-55页
     ·架构概述第45-46页
     ·架构接口设计第46-50页
     ·架构功能设计第50-55页
   ·架构调试过程第55-56页
     ·H.264 编码器移植第55-56页
     ·硬件平台连接第56页
     ·软硬件联调第56页
   ·运行结果第56-57页
     ·功能实现第56-57页
     ·运行速度比较第57页
   ·系统性能分析第57-60页
     ·总线周期精确系统性能第57-58页
     ·性能特点分析第58-59页
     ·总线开销分析第59-60页
     ·硬件并行度考虑第60页
   ·小结第60-61页
6 硬件加速寄存器传输级设计及评估第61-76页
   ·硬件加速模块定义第61-63页
   ·帧内预测模块设计第63-69页
     ·模块概述第63-64页
     ·预测模式的判断第64-66页
     ·上下层交互控制第66-68页
     ·帧内预测预测模式子模块第68-69页
   ·运动估计模块设计第69-73页
     ·模块概述第69-70页
     ·上下层交互控制第70-71页
     ·SAD 模块设计第71-72页
     ·SATD 模块设计第72-73页
   ·硬件并行度分析第73-74页
   ·系统性能周期精确估算第74-75页
   ·小结第75-76页
7 总结与展望第76-78页
   ·总结第76页
   ·展望第76-78页
参考文献第78-81页
致谢第81-82页
攻读学位期间发表的学术论文第82页

论文共82页,点击 下载论文
上一篇:从操纵市场行为的行政处罚看民事责任制度的完善
下一篇:X波段低相噪压控振荡器的研制