基于ARM ESL平台的H.264编码器硬件加速设计和研究
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-13页 |
| 1 绪论 | 第13-17页 |
| ·课题研究背景 | 第13-15页 |
| ·研究意义 | 第15-16页 |
| ·所作的工作 | 第16页 |
| ·章节架构 | 第16-17页 |
| 2 H.264 技术介绍 | 第17-26页 |
| ·H.264 的特点 | 第17-18页 |
| ·H.264 编码原理 | 第18页 |
| ·H.264 帧内预测编码 | 第18-23页 |
| ·4×4 亮度块的9 种预测模式 | 第18-22页 |
| ·16x16 亮度块的4 种预测模式 | 第22-23页 |
| ·H.264 帧间预测编码 | 第23-25页 |
| ·运动估计 | 第23-24页 |
| ·Hadamard 变换(SATD) | 第24-25页 |
| ·小结 | 第25-26页 |
| 3 ESL 电子系统级设计 | 第26-34页 |
| ·ESL 的背景 | 第26-27页 |
| ·ESL 设计特点和流程 | 第27-29页 |
| ·ESL 设计特点 | 第27-28页 |
| ·ESL 设计的流程 | 第28-29页 |
| ·ESL 工具的使用 | 第29-31页 |
| ·ARM ESL 在嵌入式软件开发中的应用 | 第29-30页 |
| ·ARM ESL 在硬件SoC 设计中的应用 | 第30页 |
| ·ARM ESL 在软硬件协同设计中的作用 | 第30-31页 |
| ·SystemC 基础 | 第31-33页 |
| ·行为级建模 | 第31-32页 |
| ·交易级建模 | 第32-33页 |
| ·进程 | 第33页 |
| ·小结 | 第33-34页 |
| 4 H.264 硬件加速架构设计 | 第34-45页 |
| ·H.264 开源编码器介绍 | 第34-35页 |
| ·H.264 编码器运行分析 | 第35-38页 |
| ·系统架构设计 | 第38-44页 |
| ·硬件加速模块选择 | 第38页 |
| ·软硬件划分分析 | 第38-41页 |
| ·架构功能分析 | 第41-44页 |
| ·小结 | 第44-45页 |
| 5 H.264 硬件加速系统级建模 | 第45-61页 |
| ·ESL 架构搭建 | 第45-55页 |
| ·架构概述 | 第45-46页 |
| ·架构接口设计 | 第46-50页 |
| ·架构功能设计 | 第50-55页 |
| ·架构调试过程 | 第55-56页 |
| ·H.264 编码器移植 | 第55-56页 |
| ·硬件平台连接 | 第56页 |
| ·软硬件联调 | 第56页 |
| ·运行结果 | 第56-57页 |
| ·功能实现 | 第56-57页 |
| ·运行速度比较 | 第57页 |
| ·系统性能分析 | 第57-60页 |
| ·总线周期精确系统性能 | 第57-58页 |
| ·性能特点分析 | 第58-59页 |
| ·总线开销分析 | 第59-60页 |
| ·硬件并行度考虑 | 第60页 |
| ·小结 | 第60-61页 |
| 6 硬件加速寄存器传输级设计及评估 | 第61-76页 |
| ·硬件加速模块定义 | 第61-63页 |
| ·帧内预测模块设计 | 第63-69页 |
| ·模块概述 | 第63-64页 |
| ·预测模式的判断 | 第64-66页 |
| ·上下层交互控制 | 第66-68页 |
| ·帧内预测预测模式子模块 | 第68-69页 |
| ·运动估计模块设计 | 第69-73页 |
| ·模块概述 | 第69-70页 |
| ·上下层交互控制 | 第70-71页 |
| ·SAD 模块设计 | 第71-72页 |
| ·SATD 模块设计 | 第72-73页 |
| ·硬件并行度分析 | 第73-74页 |
| ·系统性能周期精确估算 | 第74-75页 |
| ·小结 | 第75-76页 |
| 7 总结与展望 | 第76-78页 |
| ·总结 | 第76页 |
| ·展望 | 第76-78页 |
| 参考文献 | 第78-81页 |
| 致谢 | 第81-82页 |
| 攻读学位期间发表的学术论文 | 第82页 |