卷积编码及基于DSP的Viterbi译码器设计
摘要 | 第1-5页 |
Abstraet | 第5-9页 |
第一章 引言 | 第9-12页 |
·课题背景 | 第9-10页 |
·本论文的研究工作 | 第10-12页 |
第二章 信道编码基础 | 第12-22页 |
·信道编码概述 | 第12-13页 |
·差错控制理论的发展 | 第13-14页 |
·通信系统中的差错控制技术 | 第14-15页 |
·信道编码定理 | 第15页 |
·线性分组码 | 第15-20页 |
·线性分组码概念 | 第15-17页 |
·线性分组码的编码 | 第17-19页 |
·线性分组码的译码 | 第19-20页 |
·循环码 | 第20-22页 |
·循环码的编码 | 第20-21页 |
·循环码的译码 | 第21-22页 |
第三章 卷积码 | 第22-38页 |
·卷积码概念 | 第22页 |
·卷积码编码器 | 第22-23页 |
·卷积码的描述方法 | 第23-27页 |
·卷积码的图解表示 | 第23-25页 |
·卷积码的解析表示 | 第25-27页 |
·卷积码的译码 | 第27-33页 |
·卷积码的最大似然译码 | 第27-29页 |
·硬判决(BSC信道)的维特比译码 | 第29-32页 |
·软判决的维特比译码 | 第32-33页 |
·序列译码 | 第33-34页 |
·代数译码 | 第34-35页 |
·门限译码 | 第35页 |
·小结 | 第35-38页 |
第四章 Viterbi译码器实现 | 第38-57页 |
·DSP产品的主要特点 | 第38-39页 |
·Viterbi译码算法 | 第39-41页 |
·Vitcrbi译码的程序实现 | 第41-45页 |
·度量值更改部分 | 第41-42页 |
·回溯部分 | 第42-45页 |
·程序代码 | 第45-57页 |
第五章 仿真实验 | 第57-63页 |
·维特比译码器设计中需要解决的问题 | 第57-58页 |
·维特比译码 | 第57页 |
·截短维特比译码 | 第57-58页 |
·仿真实验 | 第58-63页 |
·实验任务 | 第58页 |
·仿真实验系统结构 | 第58-59页 |
·实验方法 | 第59页 |
·仿真实验及结果 | 第59-60页 |
·实验结果分析及结论 | 第60-61页 |
·数据传输验证 | 第61-63页 |
第六章 结论 | 第63-64页 |
参考文献 | 第64-66页 |
致谢 | 第66-67页 |
申请学位期间的研究成果及发表的学术论文: | 第67页 |