寄存器文件的研究与全定制实现
目录 | 第1-7页 |
图目录 | 第7-9页 |
表目录 | 第9-10页 |
摘要 | 第10-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-30页 |
·寄存器文件简介 | 第12-14页 |
·寄存器文件设计技术 | 第14-23页 |
·全定制设计方法 | 第23-24页 |
·课题背景 | 第24-25页 |
·IA一64体系结构及其寄存器文件 | 第25-28页 |
·基EPIC的体系结构 | 第25-26页 |
·X微处理器的寄存器文件 | 第26-28页 |
·本文工作 | 第28页 |
·论文结构 | 第28-30页 |
第二章 通用寄存器文件的总体设计 | 第30-39页 |
·通用寄存器文件的接口 | 第30-33页 |
·通用寄存器文件的时序设计 | 第33-34页 |
·结构设计 | 第34-37页 |
·小结 | 第37-39页 |
第三章 通用寄存器文件的CMOS电路设计 | 第39-55页 |
·存储体设计 | 第39-45页 |
·译码逻辑的设计 | 第45-49页 |
·读写控制逻辑设计 | 第49-54页 |
·小结 | 第54-55页 |
第四章 通用寄存器文件的版图设计 | 第55-70页 |
·版图布局规划 | 第55-58页 |
·结构化版图设计 | 第58-65页 |
·单元版图设计 | 第59-61页 |
·基本模块的版图设计实现 | 第61-64页 |
·版图整体效果 | 第64-65页 |
·版图设计中的信号驱动问题 | 第65-69页 |
·小结 | 第69-70页 |
第五章 通用寄存器文件的模拟验证 | 第70-86页 |
·通用寄存器文件测试码的开发 | 第70-73页 |
·测试码的开发原则 | 第70-71页 |
·通用寄存器文件的测试码开发 | 第71-73页 |
·电路模拟 | 第73-77页 |
·HSPICE模拟 | 第73-75页 |
·子电路模拟 | 第75-77页 |
·全局模拟 | 第77页 |
·版图验证 | 第77-81页 |
·规则检查 | 第78-79页 |
·参数提取 | 第79-81页 |
·模拟结果 | 第81-85页 |
·电路级模拟结果 | 第81-82页 |
·版图实现后的模拟结果 | 第82-83页 |
·时序与功耗分析 | 第83-85页 |
·小结 | 第85-86页 |
第六章 通用寄存器文件的IP设计 | 第86-91页 |
·IP硬核模型 | 第86-87页 |
·通用寄存器文件的IP核产生 | 第87-90页 |
·小结 | 第90-91页 |
第七章 结束语 | 第91-93页 |
·课题工作总结 | 第91页 |
·工作展望 | 第91-93页 |
致谢 | 第93-94页 |
附录A:攻读硕士期间发表的论文 | 第94-95页 |
附录B:攻读硕士期间参加的科研项目 | 第95-96页 |
参考文献 | 第96-98页 |