摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-15页 |
1.1 研究背景及意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-13页 |
1.3 论文研究内容与指标 | 第13-14页 |
1.4 论文组织框架结构 | 第14-15页 |
第二章 Buck-LLC级联变换器高速高效控制环路原理 | 第15-25页 |
2.1 拓扑基本结构与工作原理 | 第15-19页 |
2.2 级联变换器高速环路控制技术 | 第19-20页 |
2.3 基于NSGA-II的级联变换器效率提高技术 | 第20-24页 |
2.4 本章小结 | 第24-25页 |
第三章 级联变换器的高速高效控制环路设计 | 第25-47页 |
3.1 基于LUT的高速控制算法 | 第25-34页 |
3.1.1 LUT表结构及其内容生成分析与设计 | 第27-29页 |
3.1.2 LUT-PID闭环控制算法分析与设计 | 第29-34页 |
3.2 基于NSGA-II的高效控制算法 | 第34-44页 |
3.2.1 开关频率、死区时间生成算法 | 第35-40页 |
3.2.2 开关频率、死区时间在优化算法中的阈值分析 | 第40-43页 |
3.2.3 效率评估流程分析与设计 | 第43-44页 |
3.3 本章小结 | 第44-47页 |
第四章 级联变换器的高速高效控制环路实现与仿真 | 第47-63页 |
4.1 基于LUT的数字高速控制环路编写与实现 | 第47-50页 |
4.1.1 LUT内容生成模块编写 | 第47-48页 |
4.1.2 LUT查找索引生成模块编写 | 第48-49页 |
4.1.3 LUT读写模块在微控制器中的实现 | 第49-50页 |
4.2 基于NSGA-II的高效控制环路编写与实现 | 第50-56页 |
4.2.1 中断服务模块实现 | 第53页 |
4.2.2 AD采样模块实现 | 第53-54页 |
4.2.3 多目标优化算法模块实现 | 第54-56页 |
4.3 仿真平台搭建及结果分析 | 第56-62页 |
4.3.1 基于LUT-PID的高速控制环路仿真结果及分析 | 第56-58页 |
4.3.2 基于NSGA-II的高效控制算法仿真结果及分析 | 第58-62页 |
4.4 本章小结 | 第62-63页 |
第五章 变换器样机实测与结果分析 | 第63-73页 |
5.1 系统测试平台介绍 | 第63-65页 |
5.2 样机开环效果测试 | 第65-66页 |
5.3 基于LUT-PID的高速控制测试及分析 | 第66-69页 |
5.4 基于NSGA-II的高效控制算法测试及分析 | 第69-71页 |
5.5 测试结果总结 | 第71-72页 |
5.6 本章小结 | 第72-73页 |
第六章 总结与展望 | 第73-75页 |
6.1 总结 | 第73-74页 |
6.2 展望 | 第74-75页 |
致谢 | 第75-77页 |
参考文献 | 第77-81页 |
攻读硕士学位期间成果 | 第81页 |